本文作者:kaifamei

低壓差穩壓器的制作方法

更新時間:2025-12-27 13:06:45 0條評論

低壓差穩壓器的制作方法



1.本公開大體上涉及電子電路,并且更具體地,涉及一種低壓差(ldo)穩壓器。


背景技術:



2.ldo穩壓器廣泛用于芯片上系統(soc),用于將輸出電壓提供到soc的各種功能電路(例如,模數轉換器、電力管理單元等)。基于輸出電壓,功能電路執行與其相關聯的各種功能操作。ldo穩壓器可以產生小于閾值的輸出電壓。閾值對應于0開爾文(即,1.23伏)下的帶隙電壓。因此,ldo穩壓器可用于偏置需要子帶隙電壓(即,小于1.23伏的電壓)的功能電路。
3.通常,可由ldo穩壓器產生的輸出電壓的最低電壓電平受到其中包括的雙極晶體管的集電極-發射極飽和電壓的限制。例如,可由ldo穩壓器產生的輸出電壓的最低電壓電平限制為0.4伏。然而,soc的功能電路可能需要小于輸出電壓的最低電壓電平的電壓來執行與其相關聯的功能操作。ldo穩壓器無法促進此類功能電路的功能操作的執行。此外,功能電路需要一個或多個電流來執行與其相關聯的功能操作。ldo穩壓器無法產生此類電流。為了解決這個問題,soc中包括了各種電流基準電路。此類電流基準電路導致soc的大小和制造成本增加。另外,soc的每個功能電路可能需要不同的輸出電壓來執行與其相關聯的功能操作。通常,一個ldo穩壓器可以產生單個輸出電壓。因此,soc中需要包括多個ldo穩壓器,以產生多個輸出電壓。這導致soc的大小和制造成本進一步增加。因此,需要一種解決現有ldo穩壓器的上述問題的技術解決方案。


技術實現要素:



4.在本公開的實施例中,公開了一種低壓差(ldo)穩壓器。所述ldo穩壓器可包括與絕對溫度成比例(ptat)電路、放大電路和輸出電路。所述ptat電路可被配置成輸出第一電流。所述ptat電路可包括多個晶體管。所述放大電路可與ptat電路耦合,并且被配置成輸出第二組電流。可基于分別與多個晶體管中的第一晶體管和第二晶體管相關聯的第一集電極-發射極電壓和第二集電極-發射極電壓輸出第二組電流。可替換的是,可基于第一電流以及第一集電極-發射極電壓和第二集電極-發射極電壓輸出第二組電流。所述輸出電路可被配置成基于以下中的至少一個產生一組輸出電壓:第二組電流中的第二電流和與第二晶體管相關聯的基極-發射極電壓。
5.在本公開的另一實施例中,公開了一種芯片上系統(soc)。所述soc可包括ldo穩壓器和功能電路。ldo穩壓器可另外包括ptat電路、放大電路和輸出電路。所述ptat電路可被配置成輸出第一電流。所述ptat電路可包括多個晶體管。所述放大電路可與ptat電路耦合,并且被配置成輸出第二組電流。可基于分別與多個晶體管中的第一晶體管和第二晶體管相關聯的第一集電極-發射極電壓和第二集電極-發射極電壓輸出第二組電流。可替換的是,可基于第一電流以及第一集電極-發射極電壓和第二集電極-發射極電壓輸出第二組電流。所述輸出電路可被配置成基于以下中的至少一個產生一組輸出電壓:第二組電流中的第二
電流和與第二晶體管相關聯的基極-發射極電壓。另外,所述功能電路可與ldo穩壓器耦合,并且被配置成接收一組輸出電壓,并且執行與其相關聯的一個或多個功能操作。
6.在一些實施例中,第一晶體管和第二晶體管中的每個晶體管具有第一端到第三端。另外,第一晶體管和第二晶體管的第一端可與放大電路耦合。第一晶體管的第一端可被配置成輸出第一電流,并且第一晶體管的第二端可與第二晶體管的第二端耦合。第二晶體管的第三端可與接地端耦合。ptat電路可另外包括可耦合在第一晶體管的第三端與接地端之間的第一電阻器。
7.在一些實施例中,ldo穩壓器可另外包括可耦合在第二晶體管的第二端與接地端之間的分壓器。分壓器可被配置成輸出第一控制電壓,使得第一控制電壓為與第二晶體管相關聯的基極-發射極電壓的按比例縮放版本。
8.在一些實施例中,所述放大電路可包括第一電流鏡電路、第一放大器和第二電流鏡電路。第一電流鏡電路可與第一晶體管和第二晶體管的第一端以及輸出電路耦合。另外,第一電流鏡電路可被配置成基于電源電壓和第一電流輸出第二組電流中的第二電流以及第三電流和第四電流。第三電流可等于第一電流,并且第一電流鏡電路可另外被配置成將第三電流提供到第二晶體管的第一端。第二電流和第四電流可為第一電流的按比例縮放版本。另外,第一電流鏡電路可輸出第二電流,使得第二電流從輸出電路流入。第一放大器可與第一晶體管和第二晶體管的第一端耦合,并且被配置成分別接收第一集電極-發射極電壓和第二集電極-發射極電壓,并且產生第二控制電壓。第二電流鏡電路可與第一放大器和分壓器耦合。另外,第二電流鏡電路可被配置成基于電源電壓和第二控制電壓輸出第二組電流中的第五電流和第六電流,使得第六電流為第五電流的按比例縮放版本。第二電流鏡電路可另外被配置成將第五電流提供到分壓器。另外,分壓器可基于第五電流輸出第一控制電壓。
9.在一些實施例中,ldo穩壓器可另外包括可與第一電流鏡電路和第二電流鏡電路耦合的電流求和電路。所述電流求和電路可被配置成分別接收第四電流和第六電流,并且產生等于第四電流和第六電流的總和的輸出電流。
10.在一些實施例中,輸出電路可包括第二放大器和第二電阻器。第二放大器可與分壓器耦合,并且被配置成接收第一控制電壓和第三控制電壓,并且產生一組輸出電壓中的第一輸出電壓。第二電阻器可以負反饋配置與第二放大器耦合。第二電阻器可另外與第一電流鏡電路耦合,使得由第一電流鏡電路輸出的第二電流從第二電阻器流入。另外,第二電阻器可被配置成基于第二電流輸出第三控制電壓并且將所述第三控制電壓提供到第二放大器。
11.在一些實施例中,輸出電路可包括第三放大器以及第三電阻器和第四電阻器。第三放大器可與分壓器耦合,并且被配置成接收第一控制電壓和第四控制電壓,并且產生一組輸出電壓中的第一輸出電壓。第三電阻器和第四電阻器可分別以負反饋配置和正反饋配置與第三放大器耦合。第三電阻器可另外與第一電流鏡電路耦合,使得由第一電流鏡電路輸出的第二電流從第三電阻器流入。另外,第四電阻器可與分壓器耦合,并且被配置成接收第一控制電壓。第三電阻器可另外被配置成基于第二電流和第四電阻器兩端的壓降輸出第四控制電壓并且將所述第四控制電壓提供到第三放大器。
12.在一些實施例中,第一電流鏡電路可另外與分壓器耦合,并且被配置成將第四電
流提供到分壓器。另外,分壓器可基于第四電流輸出第一控制電壓。輸出電路可對應于可以負反饋配置耦合并且另外與分壓器耦合的第四放大器。第四放大器可被配置成接收第一控制電壓,并且產生一組輸出電壓中的第一輸出電壓。
13.在一些實施例中,放大電路可包括第五電阻器和第六電阻器以及電壓-電流轉換器。第五電阻器和第六電阻器可分別與第一晶體管和第二晶體管的第一端耦合。第五電阻器和第六電阻器可另外被配置成接收以下中的一個:一組輸出電壓中的第一輸出電壓和第五控制電壓。電壓-電流轉換器可與第一晶體管和第二晶體管的第一端以及分壓器耦合。另外,電壓-電流轉換器可被配置成接收電源電壓以及第一集電極-發射極電壓和第二集電極-發射極電壓,并且輸出第二電流并且將所述第二電流提供到分壓器。分壓器可基于第二電流輸出第一控制電壓。
14.在一些實施例中,輸出電路可對應于可與分壓器和第二晶體管的第一端耦合的第五放大器。第五放大器可被配置成分別接收第一控制電壓和第二集電極-發射極電壓,并且產生第一輸出電壓并且將所述第一輸出電壓提供到第五電阻器和第六電阻器。
15.在一些實施例中,輸出電路可包括第六放大器和第七電阻器。所述第六放大器可與分壓器耦合,并且被配置成接收第一控制電壓和第五控制電壓,并且產生第一輸出電壓。所述第七電阻器可以負反饋配置與第六放大器耦合,并且另外與第五電阻器和第六電阻器耦合。所述第七電阻器可另外被配置成輸出第五控制電壓并且將所述第五控制電壓提供到第六放大器以及第五電阻器和第六電阻器。
16.在一些實施例中,輸出電路可包括第七放大器和第八電阻器。第七放大器可與分壓器和第二晶體管的第一端耦合。所述第七放大器可被配置成分別接收第一控制電壓和第二集電極-發射極電壓,并且產生第一輸出電壓并且將所述第一輸出電壓提供到第五電阻器和第六電阻器。所述第八電阻器可以正反饋配置與第七放大器耦合,并且另外與分壓器耦合。
17.在一些實施例中,所述放大電路可包括第三電流鏡電路、第八放大器和第四電流鏡電路。第三電流鏡電路可與第一晶體管和第二晶體管的第一端耦合。第三電流鏡電路可被配置成基于電源電壓、第六控制電壓和第一電流輸出第二組電流中的第七電流和第八電流。第七電流可等于第一電流,并且第三電流鏡電路可另外被配置成將第七電流提供到第二晶體管的第一端。第八電流可為第一電流的按比例縮放版本。第八放大器可與第一晶體管和第二晶體管的第一端以及第三電流鏡電路耦合。第八放大器可被配置成接收第一集電極-發射極電壓和第二集電極-發射極電壓,并且產生第六控制電壓并且將所述第六控制電壓提供到所述第三電流鏡電路。第四電流鏡電路可與第三電流鏡電路、第一晶體管的第一端、輸出電路和分壓器耦合。第四電流鏡電路可被配置成基于電源電壓、第八電流和第一集電極-發射極電壓輸出所述第二組電流中的第二電流和第九電流。第四電流鏡電路可輸出第二電流,使得第二電流從輸出電路流入。第四電流鏡電路可另外被配置成輸出第九電流并且將所述第九電流提供到分壓器。分壓器可基于第九電流輸出第一控制電壓。
18.在一些實施例中,輸出電路可包括第九放大器和第九電阻器。第九放大器可與分壓器耦合,并且被配置成接收第一控制電壓和第七控制電壓,并且產生一組輸出電壓中的第一輸出電壓。第九電阻器可以負反饋配置與第九放大器耦合,并且另外與第四電流鏡電路耦合。由第四電流鏡電路輸出的第二電流可從第九電阻器流入。另外,第九電阻器可被配
置成基于第二電流輸出第七控制電壓并且將所述第七控制電壓提供到第九放大器。
19.在一些實施例中,所述放大電路可包括第十電阻器和第十一電阻器、第十放大器和第五電流鏡電路。第十電阻器和第十一電阻器可分別與第一晶體管和第二晶體管的第一端耦合。第十電阻器和第十一電阻器可另外與輸出電路耦合,并且被配置成接收一組輸出電壓中的第一輸出電壓。第十放大器可與第一晶體管和第二晶體管的第一端耦合,并且被配置成分別接收第一集電極-發射極電壓和第二集電極-發射極電壓,并且產生第八控制電壓。第五電流鏡電路可與第十放大器耦合。另外,第五電流鏡電路可被配置成基于電源電壓、第八控制電壓和與第二晶體管相關聯的基極-發射極電壓輸出第二電流。第五電流鏡電路可另外與輸出電路耦合,并且被配置成將第二電流提供到輸出電路。
20.在一些實施例中,輸出電路可包括第十一放大器和第十二電阻器。所述第十一放大器可與第二晶體管的第一端耦合,并且被配置成接收第二集電極-發射極電壓和第九控制電壓,并且產生一組輸出電壓中的第一輸出電壓。第十二電阻器可耦合在第五電流鏡電路與接地端之間,并且另外與第十一放大器耦合。另外,第十二電阻器可被配置成接收第二電流,并且基于第二電流輸出第九控制電壓并且將所述第九控制電壓提供到第十一放大器。
21.在一些實施例中,輸出電路可包括第十二放大器和第十三電阻器。第十二放大器可與第二晶體管的第一端耦合,并且被配置成接收第二集電極-發射極電壓和第十控制電壓,并且產生一組輸出電壓中的第一輸出電壓和第二輸出電壓。第十三電阻器可以正反饋配置與第十二放大器耦合,并且另外與第五電流鏡電路耦合。第十三電阻器可被配置成接收第二輸出電壓和第二電流,并且輸出第十控制電壓并且將所述第十控制電壓提供到第十二放大器。
22.在一些實施例中,所述放大電路可包括第六電流鏡電路、第十三放大器和第七電流鏡電路。第六電流鏡電路可與第一晶體管和第二晶體管的第一端以及輸出電路耦合。第六電流鏡電路可被配置成基于電源電壓和第一電流輸出第二組電流中的第二電流和第十電流。第十電流可等于第一電流,并且第六電流鏡電路可另外被配置成將第十電流提供到第二晶體管的第一端。第二電流可為第一電流的按比例縮放版本。另外,第六電流鏡電路可輸出第二電流,使得第二電流從輸出電路流入。第十三放大器可與第一晶體管和第二晶體管的第一端耦合,并且被配置成分別接收第一集電極-發射極電壓和第二集電極-發射極電壓,并且產生第十一控制電壓。第七電流鏡電路可與第十三放大器耦合。第七電流鏡電路可被配置成基于電源電壓、第十一控制電壓和與第二晶體管相關聯的基極-發射極電壓輸出第二組電流中的第十一電流。另外,第七電流鏡電路可與輸出電路耦合,并且被配置成將第十一電流提供到輸出電路。
23.在一些實施例中,輸出電路可包括第十四放大器、第十四電阻器和第十五電阻器。第十四放大器可與第六電流鏡電路和第七電流鏡電路耦合,并且被配置成接收第十二控制電壓和第十三控制電壓,并且產生一組輸出電壓中的第一輸出電壓和第二輸出電壓。第十四電阻器可以負反饋配置與第十四放大器耦合,并且另外與第六電流鏡電路耦合。由第六電流鏡電路輸出的第二電流可從第十四電阻器流入。另外,第十四電阻器可被配置成基于第二電流和第一輸出電壓輸出第十二控制電壓并且將所述第十二控制電壓提供到第十四放大器。第十五電阻器可以正反饋配置與第十四放大器耦合,并且另外與第七電流鏡電路
耦合。第十五電阻器可被配置成接收第二輸出電壓和第十一電流,并且輸出第十三控制電壓并且將所述第十三控制電壓提供到第十四放大器。
24.本公開的各種實施例公開了一種ldo穩壓器。所述ldo穩壓器可包括ptat電路、放大電路和輸出電路。ptat電路可輸出電流。另外,放大電路可基于與ptat電路的晶體管相關聯的集電極-發射極電壓輸出一組輸出電流。可替換的是,放大電路可基于由ptat電路輸出的電流和與ptat電路的晶體管相關聯的集電極-發射極電壓輸出一組電流。輸出電路可包括放大器,所述放大器可基于以下中的至少一個產生一個或多個輸出電壓:由放大電路輸出的一組電流中的電流和與ptat電路的晶體管相關聯的基極-發射極電壓。ldo穩壓器可另外包括可產生輸出電流的電流求和電路。可將一個或多個輸出電壓和輸出電流提供到功能電路以用于促進功能電路的各種功能操作的執行。
25.由本公開的ldo穩壓器產生的輸出電壓的最低電壓電平受到與輸出電路的放大器的晶體管相關聯的漏極-源極飽和電壓的限制。另一方面,由常規ldo穩壓器產生的輸出電壓的最低電壓電平受到其中包括的晶體管的集電極-發射極電壓的限制。晶體管的漏極-源極飽和電壓顯著小于晶體管的集電極-發射極電壓。結果,由本公開的ldo穩壓器產生的輸出電壓的最低電壓電平顯著小于由常規ldo穩壓器產生的輸出電壓的最低電壓電平。本公開的ldo穩壓器可另外產生輸出電流并且將所述輸出電流提供到功能電路。此外,ldo穩壓器可以通過利用單個ptat電路同時輸出多個輸出電壓。因此,消除了在本公開的soc中包括電流基準電路和多個ldo穩壓器的需要。因此,包括本公開的ldo穩壓器的soc的大小和制造成本顯著小于包括多個常規ldo穩壓器和電流基準電路的soc的大小和制造成本。
附圖說明
26.當結合附圖閱讀時,將更好地理解本公開的優選實施例的以下詳細描述。本公開借助于例子示出并且不受附圖的限制,在附圖中,相同標記指示類似元件。
27.圖1示出根據本公開實施例的芯片上系統(soc)的示意性框圖;
28.圖2示出根據本公開的實施例的圖1的soc的低壓差(ldo)穩壓器的示意性電路圖;
29.圖3示出根據本公開的另一實施例的圖1的soc的ldo穩壓器的示意性電路圖;
30.圖4示出根據本公開的又一實施例的圖1的soc的ldo穩壓器的示意性電路圖;
31.圖5示出根據本公開的又一實施例的圖1的soc的ldo穩壓器的示意性電路圖;
32.圖6示出根據本公開的又一實施例的圖1的soc的ldo穩壓器的示意性電路圖;
33.圖7示出根據本公開的又一實施例的圖1的soc的ldo穩壓器的示意性電路圖;
34.圖8示出根據本公開的又一實施例的圖1的soc的ldo穩壓器的示意性電路圖;
35.圖9示出根據本公開的又一實施例的圖1的soc的ldo穩壓器的示意性電路圖;
36.圖10示出根據本公開的又一實施例的圖1的soc的ldo穩壓器的示意性電路圖;
37.圖11示出根據本公開的又一實施例的圖1的soc的ldo穩壓器的示意性電路圖;
38.圖12示出根據本公開的又一實施例的圖1的soc的ldo穩壓器的示意性電路圖;
39.圖13示出根據本公開的又一實施例的圖1的soc的ldo穩壓器的示意性電路圖;
40.圖14示出根據本公開的又一實施例的圖1的soc的ldo穩壓器的示意性電路圖;
41.圖15示出根據本公開的又一實施例的圖1的soc的ldo穩壓器的示意性電路圖;
42.圖16示出根據本公開的又一實施例的圖1的soc的ldo穩壓器的示意性電路圖;并

43.圖17示出根據本公開的又一實施例的圖1的soc的ldo穩壓器的示意性電路圖。
具體實施方式
44.附圖的具體實施方式意圖作為本公開的當前優選實施例的描述,并且并不意圖表示其中可以實踐本公開的唯一形式。應理解相同或等效功能可以通過意圖涵蓋于本公開的精神和范圍內的不同實施例來實現。
45.圖1示出根據本公開的實施例的芯片上系統(soc)100的示意性框圖。soc 100可包括可被配置成產生電源電壓vdd的電源102。在例子中,電源電壓vdd等于1伏。另外,soc 100可包括低壓差ldo穩壓器104和功能電路106。soc 100可包括在例如汽車裝置、網絡裝置等各種裝置中。
46.ldo穩壓器104可耦合在電源102與接地端之間。另外,ldo穩壓器104可與功能電路106耦合。ldo穩壓器104可被配置成從電源102接收電源電壓vdd,并且產生第一輸出電壓vout1。另外,ldo穩壓器104可被配置成將第一輸出電壓vout1提供到功能電路106。在實施例中,第一輸出電壓vout1小于閾值(未示出)。閾值對應于0開爾文(k)(即,1.23v)下的帶隙電壓。結合圖2-17詳細解釋ldo穩壓器104。
47.功能電路106可耦合在ldo穩壓器104與接地端之間。功能電路106可包括可被配置成執行一個或多個操作的合適電路系統。例如,功能電路106可被配置成接收第一輸出電壓vout1,并且執行與其相關聯的一個或多個功能操作。功能電路106的例子可包括模數轉換器、電力管理單元等。
48.盡管圖1描述了ldo穩壓器104產生一個輸出電壓(即,第一輸出電壓vout1),但本公開的范圍不限于此。在各種其它實施例中,ldo穩壓器104可另外被配置成產生第二輸出電壓vout2并且將所述第二輸出電壓vout2提供到功能電路106。在圖4和15中示出ldo穩壓器104的此配置。功能電路106可因此基于第一輸出電壓vout1和第二輸出電壓vout2執行一個或多個功能操作。可替換的是,ldo穩壓器104可另外被配置成產生輸出電流iout,并且將輸出電流iout提供到功能電路106。在圖2、3和5中示出ldo穩壓器104的此配置。功能電路106可因此基于第一輸出電壓vout1和輸出電流iout執行一個或多個功能操作。此外,ldo穩壓器104可另外被配置成產生除第一輸出電壓vout1之外的第二輸出電壓vout2和輸出電流iout并且將所述第二輸出電壓vout2和所述輸出電流iout提供到功能電路106。在圖4中示出ldo穩壓器104的此配置。功能電路106可因此基于第一輸出電壓vout1和第二輸出電壓vout2以及輸出電流iout執行一個或多個功能操作。
49.圖2示出根據本公開的實施例的ldo穩壓器104的示意性電路圖。ldo穩壓器104可包括第一與絕對溫度成比例(ptat)電路202、第一放大電路204、第一分壓器206、第一輸出電路208和電流求和電路210。圖2的ldo穩壓器104可被配置成產生第一輸出電壓vout1和輸出電流iout并且將所述第一輸出電壓vout1和所述輸出電流iout提供到功能電路106。
50.第一ptat電路202可耦合在第一放大電路204與接地端之間,并且另外與第一分壓器206耦合。第一ptat電路202可被配置成輸出第一電流i1。可輸出第一電流i1,使得第一電流i1從第一放大電路204流入。第一ptat電路202可包括第一晶體管t1和第二晶體管t2以及第一電阻器r1。
51.第一晶體管t1和第二晶體管t2中的每一個具有第一端到第三端。第一晶體管t1和第二晶體管t2的第一端可與第一放大電路204耦合。第一晶體管t1的第一端可被配置成輸出第一電流i1。另外,第二晶體管t2的第一端可被配置成從第一放大電路204接收第二電流i2。第一晶體管t1的第二端可與第二晶體管t2的第二端耦合。另外,第二晶體管t2的第三端可與接地端耦合。第一電阻器r1具有可分別與第一晶體管t1的第三端和接地端耦合的第一端和第二端。
52.第一晶體管t1和第二晶體管t2與第一電阻器r1組合可由此輸出第一電流i1。在實施例中,第一晶體管t1和第二晶體管t2為npn晶體管,并且第一晶體管t1和第二晶體管t2的第一端到第三端分別對應于集電極端、基極端和發射極端。然而,對于本領域的技術人員來說將顯而易見的是,本公開的范圍不限于第一晶體管t1和第二晶體管t2為npn晶體管。在各種其它實施例中,在不脫離本公開的范圍的情況下,第一晶體管t1和第二晶體管t2可為pnp晶體管、nmos晶體管等。另外,第一晶體管t1的大小可大于第二晶體管t2的大小。在例子中,第一晶體管t1的大小為第二晶體管t2的大小的
‘8’
倍。
53.由于第一晶體管t1和第二晶體管t2的第二端和第三端對應于基極端和發射極端,因此對于本領域的技術人員來說將顯而易見的是,可在第一晶體管t1和第二晶體管t2的第二端與第三端之間的接合點處產生基極-發射極電壓。例如,可在第一晶體管t1的第二端與第三端之間的接合點處產生第一基極-發射極電壓vbe1。類似地,可在第二晶體管t2的第二端與第三端之間的接合點處產生第二基極-發射極電壓vbe2。在此情境下,第一電流i1可等于第一基極-發射極電壓vbe1與第二基極-發射極電壓vbe2之間的差(即,δvbe)與第一電阻器r1的電阻值的比率。另外,由于第一晶體管t1和第二晶體管t2的第一端和第三端對應于集電極端和發射極端,因此可在第一晶體管t1和第二晶體管t2的第一端與第三端之間的接合點處產生集電極-發射極電壓。例如,可分別在第一晶體管t1和第二晶體管t2的第一端與第三端之間的接合點處產生第一集電極-發射極電壓vce1和第二集電極-發射極電壓vce2。
54.對于本領域的技術人員來說將顯而易見的是,本公開的范圍不限于包括兩個晶體管和一個電阻器的第一ptat電路202。在各種其它實施例中,在不脫離本公開的范圍的情況下,第一ptat電路202可包括額外電阻器,所述額外電阻器具有與第一電阻器r1的第二端和第二晶體管t2的第三端耦合的第一端以及與接地端耦合的第二端。
55.第一放大電路204可與電源102、第一ptat電路202(即,第一晶體管t1和第二晶體管t2的第一端)、第一分壓器206、第一輸出電路208以及電流求和電路210耦合。第一放大電路204可被配置成從電源102接收電源電壓vdd。另外,第一放大電路204可與第一ptat電路202(即,第一晶體管t1的第一端)耦合,使得第一電流i1從第一放大電路204流入。第一放大電路204可另外被配置成從第一ptat電路202(即,分別為第一晶體管t1和第二晶體管t2的第一端)接收第一集電極-發射極電壓vce1和第二集電極-發射極電壓vce2。基于電源電壓vdd、第一集電極-發射極電壓vce1和第二集電極-發射極電壓vce2以及第一電流i1,第一放大電路204可另外被配置成輸出第二電流i2和第三電流到第六電流i3-i6。第二電流到第六電流i2-i6可共同地被稱為“第一組電流i2-i6”。
56.第一放大電路204可被配置成將第二電流i2提供(即,供應(source))到第一ptat電路202(即,第二晶體管t2的第一端),并且將第三電流i3提供到電流求和電路210。另外,
第一放大電路204輸出第四電流i4,使得第四電流i4從第一輸出電路208流入。第一放大電路204可另外被配置成分別將第五電流i5和第六電流i6提供(即,供應)到第一分壓器206和電流求和電路210。第一放大電路204可包括第一電流鏡電路212、第一放大器214和第二電流鏡電路216。
57.第一電流鏡電路212可與電源102、第一ptat電路202(即,第一晶體管t1和第二晶體管t2的第一端)、第一輸出電路208和電流求和電路210耦合。第一電流鏡電路212可包括可被配置成執行一個或多個操作的合適電路系統。例如,第一電流鏡電路212可被配置成從電源102接收電源電壓vdd。另外,第一電流鏡電路212可與第一晶體管t1的第一端耦合,使得由第一晶體管t1的第一端輸出的第一電流i1從第一電流鏡電路212流入。基于電源電壓vdd和第一電流i1,第一電流鏡電路212可另外被配置成輸出第二電流到第四電流i2-i4。第二電流i2可等于第一電流i1,并且第三電流i3和第四電流i4可為第一電流i1的按比例縮放版本。第一電流鏡電路212可另外被配置成將第二電流i2提供(即,供應)到第一ptat電路202(即,第二晶體管t2的第一端),并且將所述第三電流i3提供到電流求和電路210。另外,第一電流鏡電路212可輸出第四電流i4,使得第四電流i4從第一輸出電路208流入。
58.第一放大器214可與第一ptat電路202(即,第一晶體管t1和第二晶體管t2的第一端)耦合。第一放大器214可包括可被配置成執行一個或多個操作的合適電路系統。例如,第一放大器214可被配置成從第一ptat電路202(即,分別為第一晶體管t1和第二晶體管t2的第一端)接收第一集電極-發射極電壓vce1和第二集電極-發射極電壓vce2。在實施例中,第一放大器214分別在其正輸入端和負輸入端處接收第一集電極-發射極電壓vce1和第二集電極-發射極電壓vce2。基于第一集電極-發射極電壓vce1和第二集電極-發射極電壓vce2,第一放大器214可另外被配置成產生第一控制電壓vc1。第一控制電壓vc1可大于第一集電極-發射極電壓vce1與第二集電極-發射極電壓vce2之間的差。
59.盡管圖1示出了放大器(即,第一放大器214)產生第一控制電壓vc1,但對于本領域的技術人員來說將顯而易見的是本公開的范圍不限于此。在各種其它實施例中,在不偏離本公開的范圍的情況下,可利用晶體管來產生第一控制電壓vc1。
60.第二電流鏡電路216可與電源102、第一放大器214、第一分壓器206和電流求和電路210耦合。第二電流鏡電路216可包括可被配置成執行一個或多個操作的合適電路系統。例如,第二電流鏡電路216可被配置成從電源102接收電源電壓vdd并且從第一放大器214接收第一控制電壓vc1。基于第一控制電壓vc1和電源電壓vdd,第二電流鏡電路216可另外被配置成輸出第五電流i5和第六電流i6。第六電流i6可為第五電流i5的按比例縮放版本。第二電流鏡電路216可另外被配置成分別將第五電流i5和第六電流i6提供(即,供應)到第一分壓器206和電流求和電路210。在實施例中,ldo穩壓器104所需的電源電壓vdd的最小值等于第二電流鏡電路216中包括的晶體管(未示出)的第二基極-發射極電壓vbe2和漏極-源極飽和電壓的總和。
61.第一分壓器206可耦合在第一ptat電路202(即,第二晶體管t2的第二端)與接地端之間。另外,第一分壓器206可與第二電流鏡電路216和第一輸出電路208耦合。第一分壓器206可被配置成從第二晶體管t2的第二端接收與第二晶體管t2相關聯的第二基極-發射極電壓vbe2。另外,第一分壓器206可被配置成從第二電流鏡電路216接收第五電流i5。第五電流i5可對應于與第一分壓器206相關聯的偏置電流。基于第二基極-發射極電壓vbe2和第五
電流i5,第一分壓器206可另外被配置成輸出第二控制電壓vc2。第二控制電壓vc2可為第二基極-發射極電壓vbe2的按比例縮放版本。第一分壓器206可另外被配置成將第二控制電壓vc2提供到第一輸出電路208。第一分壓器206可包括各自具有第一端和第二端的第二電阻器r2和第三電阻器r3。
62.第二電阻器r2的第一端可與第一ptat電路202(即,第二晶體管t2的第二端)和第二電流鏡電路216耦合。第二電阻器r2的第一端可被配置成從第二晶體管t2的第二端接收第二基極-發射極電壓vbe2,并且從第二電流鏡電路216接收第五電流i5。第二電阻器r2的第二端可與第一輸出電路208耦合。第二電阻器r2的第二端可被配置成輸出第二控制電壓vc2并且將所述第二控制電壓vc2提供到第一輸出電路208。第三電阻器r3的第一端可與第二電阻器r2的第二端耦合,并且第三電阻器r3的第二端可與接地端耦合。
63.盡管示出了單個電阻器(即,第三電阻器r3)耦合在第二電阻器r2與接地端之間,但對于本領域的技術人員來說將顯而易見的是本公開的范圍不限于此。在各種其它實施例中,在不脫離本公開的范圍的情況下,串聯的兩個或更多個電阻器可耦合在第二電阻器r2與接地端之間。在此情境下,串聯的兩個或更多個電阻器的總電阻值等于第三電阻器r3的電阻值。另外,第二控制電壓vc2可在串聯的兩個或更多個電阻器的任何中間端處輸出。
64.第一輸出電路208可與第一放大電路204(即,第一電流鏡電路212)、第一分壓器206(即,第二電阻器r2的第二端)和功能電路106耦合。第一輸出電路208可被配置成從第一分壓器206接收第二控制電壓vc2。另外,第一輸出電路208可與第一電流鏡電路212耦合,使得由第一電流鏡電路212輸出的第四電流i4從第一輸出電路208流入。基于第四電流i4和第二控制電壓vc2,第一輸出電路208可另外被配置成產生第一輸出電壓vout1,并且將第一輸出電壓vout1提供到功能電路106。第一輸出電路208可包括第二放大器218和第四電阻器r4。
65.第二放大器218可與第一分壓器206(即,第二電阻器r2的第二端)和功能電路106耦合。第二放大器218可包括可被配置成執行一個或多個操作的合適電路系統。例如,第二放大器218可被配置成從第一分壓器206(即,第二電阻器r2的第二端)接收第二控制電壓vc2。另外,第二放大器218可被配置成接收第三控制電壓vc3。在實施例中,第二放大器218分別在其正輸入端和負輸入端處接收第二控制電壓vc2和第三控制電壓vc3。基于第二控制電壓vc2和第三控制電壓vc3,第二放大器218可另外被配置成產生第一輸出電壓vout1,并且將第一輸出電壓vout1提供到功能電路106。第一輸出電壓vout1可大于第二控制電壓vc2與第三控制電壓vc3之間的差。
66.第四電阻器r4具有可與第二放大器218(即,第二放大器218的輸出端)耦合的第一端。第四電阻器r4的第一端可另外被配置成從第二放大器218接收第一輸出電壓vout1。第四電阻器r4另外具有可與第一放大電路204(即,第一電流鏡電路212)和第二放大器218(即,第二放大器218的負輸入端)耦合的第二端。因此,第四電阻器r4可以負反饋配置與第二放大器218耦合。第四電阻器r4的第二端可與第一電流鏡電路212耦合,使得由第一電流鏡電路212輸出的第四電流i4從第四電阻器r4的第二端流入。第四電阻器r4的第二端可另外被配置成基于第四電流i4和第一輸出電壓vout1輸出第三控制電壓vc3并且將所述第三控制電壓vc3提供到第二放大器218(即,第二放大器218的負輸入端)。第三控制電壓vc3可等于第一輸出電壓vout1與第四電阻器r4兩端的壓降之間的差。
67.電流求和電路210可與第一放大電路204(即,第一電流鏡電路212和第二電流鏡電路216)和功能電路106耦合。電流求和電路210可包括可被配置成執行一個或多個操作的合適電路系統。例如,電流求和電路210可被配置成分別從第一電流鏡電路212和第二電流鏡電路216接收第三電流i3和第六電流i6。電流求和電路210可另外被配置成產生等于第三電流i3和第六電流i6的總和的輸出電流iout。電流求和電路210可另外被配置成將輸出電流iout提供到功能電路106。
68.第二基極-發射極電壓vbe2具有負溫度系數。第五電流i5等于第二基極-發射極電壓vbe2與第二電阻器r2和第三電阻器r3的電阻值的總和的比率。因此,第五電流i5具有負溫度系數。第六電流i6為第五電流i5的按比例縮放版本。因此,第六電流i6具有負溫度系數。此外,第一基極-發射極電壓vbe1與第二基極-發射極電壓vbe2之間的差(即,δvbe)具有正溫度系數。因此,第一電流i1以及第三電流i3具有正溫度系數。因此,基于與第三電流i3和第六電流i6相關聯的縮放因子,可產生與溫度無關的輸出電流iout。
69.如圖2所示,第一輸出電壓vout1等于第三控制電壓vc3與第四電阻器r4兩端的壓降的總和。第二放大器218以負反饋配置(即,第二放大器218和第四電阻器r4形成負反饋回路)耦合。因此,第二放大器218將第二控制電壓vc2和第三控制電壓vc3驅動為相等的。另外,第二控制電壓vc2為第二基極-發射極電壓vbe2的按比例縮放版本。因此,第三控制電壓vc3為第二基極-發射極電壓vbe2的按比例縮放版本。可基于第一基極-發射極電壓vbe1與第二基極-發射極電壓vbe2之間的差(即,δvbe)和第一電阻器r1的電阻值確定第一電流i1。另外,第四電流i4為第一電流i1的按比例縮放版本。為了繼續進行論述,假設第四電流i4為第一電流i1的“k1”倍,其中“k1”為第一縮放因子。在一個例子中,第一縮放因子“k1”小于一。因此,由第一輸出電路208產生的第一輸出電壓vout1可如以下等式(1)所示來確定:
[0070][0071]
其中,
[0072]
等于第三控制電壓vc3,并且
[0073]
等于第四電阻器r4兩端的壓降。
[0074]
第一基極-發射極電壓vbe1與第二基極-發射極電壓vbe2之間的差(即,δvbe)具有正溫度系數,而第二基極-發射極電壓vbe2具有負溫度系數。因此,基于第一電阻器到第四電阻器r1-r4的電阻值,可輸出與溫度無關的第一輸出電壓vout1。可基于包括在第二放大器218中的晶體管(未示出)的漏極-源極飽和電壓確定第一輸出電壓vout1的最低電壓電平。對于本領域的技術人員來說將顯而易見的是,包括在第二放大器218中的晶體管的漏極-源極飽和電壓小于第一集電極-發射極電壓vce1和第二集電極-發射極電壓vce2。
[0075]
圖3示出根據本公開的另一實施例的ldo穩壓器104的示意性電路圖。ldo穩壓器104可包括第一ptat電路202、第一放大電路204、第一分壓器206、電流求和電路210和第二輸出電路302。圖3的ldo穩壓器104可被配置成產生第一輸出電壓vout1和輸出電流iout并且將所述第一輸出電壓vout1和所述輸出電流iout提供到功能電路106。
[0076]
第一ptat電路202、第一放大電路204、第一分壓器206和電流求和電路210的結構和功能性與圖2中所描述的保持相同。圖2的ldo穩壓器104與圖3的ldo穩壓器104之間的區
別在于,圖2的ldo穩壓器104中的第一輸出電路208被圖3的ldo穩壓器104中的第二輸出電路302替換。
[0077]
第二輸出電路302可與第一放大電路204(即,第一電流鏡電路212)、第一分壓器206(即,第二電阻器r2的第二端)和功能電路106耦合。第二輸出電路302可被配置成從第一分壓器206(即,第二電阻器r2的第二端)接收第二控制電壓vc2。另外,第二輸出電路302可與第一電流鏡電路212耦合,使得第四電流i4從第二輸出電路302流入。基于第二控制電壓vc2和第四電流i4,第二輸出電路302可另外被配置成產生第一輸出電壓vout1并且將第一輸出電壓vout1提供到功能電路106。第二輸出電路302可包括第三放大器304以及第五電阻器r5和第六電阻器r6。
[0078]
第三放大器304可與第一分壓器206(即,第二電阻器r2的第二端)和功能電路106耦合。第三放大器304可包括可被配置成執行一個或多個操作的合適電路系統。例如,第三放大器304可被配置成從第一分壓器206(即,第二電阻器r2的第二端)接收第二控制電壓vc2。另外,第三放大器304可被配置成接收第四控制電壓vc4。在實施例中,第三放大器304分別在其正輸入端和負輸入端處接收第二控制電壓vc2和第四控制電壓vc4。基于第二控制電壓vc2和第四控制電壓vc4,第三放大器304可另外被配置成產生第一輸出電壓vout1。第一輸出電壓vout1可大于第二控制電壓vc2與第四控制電壓vc4之間的差。第三放大器304可另外被配置成將第一輸出電壓vout1提供到功能電路106。
[0079]
第五電阻器r5具有可與第三放大器304(即,第三放大器304的輸出端)耦合的第一端。第五電阻器r5的第一端可被配置成從第三放大器304接收第一輸出電壓vout1。第五電阻器r5另外具有可與第一放大電路204(即,第一電流鏡電路212)和第三放大器304(即,第三放大器304的負端)耦合的第二端。因此,第五電阻器r5可以負反饋配置與第三放大器304耦合。第五電阻器r5的第二端可與第一電流鏡電路212耦合,使得由第一電流鏡電路212輸出的第四電流i4從第五電阻器r5的第二端流入。第五電阻器r5的第二端可被配置成基于第一輸出電壓vout1和第四電流i4輸出第四控制電壓vc4并且將所述第四控制電壓vc4提供到第三放大器304(即,第三放大器304的負端)。
[0080]
第六電阻器r6具有可與第三放大器304(即,第三放大器304的輸出端)耦合的第一端。第六電阻器r6的第一端可被配置成從第三放大器304接收第一輸出電壓vout1。第六電阻器r6另外具有可與第三放大器304(即,第三放大器304的正端)和第一分壓器206(即,第二電阻器r2的第二端)耦合的第二端。因此,第六電阻器r6可以正反饋配置與第三放大器304耦合。第六電阻器r6的第二端可被配置成從第一分壓器206(即,第二電阻器r2的第二端)接收第二控制電壓vc2。第五電阻器r5的第二端可基于第六電阻器r6兩端的壓降進一步輸出第四控制電壓vc4。
[0081]
由第二輸出電路302產生的第一輸出電壓vout1可如以下等式(2)所示來確定:
[0082][0083]
其中,
[0084]
等于第四控制電壓vc4,并且
[0085]
等于第五電阻器r5兩端的壓降。
[0086]
以正反饋配置耦合第六電阻器r6與第二輸出電路302中的第三放大器304用于調整與第五電阻器r5兩端的壓降相關聯的系數。例如,歸因于第六電阻器r6,與第五電阻器r5兩端的壓降相關聯的系數減小,由此減小第一輸出電壓vout1。
[0087]
第一基極-發射極電壓vbe1與第二基極-發射極電壓vbe2之間的差(即,δvbe)具有正溫度系數,而第二基極-發射極電壓vbe2具有負溫度系數。因此,基于第一電阻器到第三電阻器r1-r3的電阻值以及第五電阻器r5和第六電阻器r6的電阻值,可輸出與溫度無關的第一輸出電壓vout1。可基于包括在第三放大器304中的晶體管(未示出)的漏極-源極飽和電壓確定第一輸出電壓vout1的最低電壓電平。對于本領域的技術人員來說將顯而易見的是,包括在第三放大器304中的晶體管的漏極-源極飽和電壓小于第一集電極-發射極電壓vce1和第二集電極-發射極電壓vce2。
[0088]
圖4示出根據本公開的又一實施例的ldo穩壓器104的示意性電路圖。ldo穩壓器104可包括第一ptat電路202、第一放大電路204、電流求和電路210、第三輸出電路402和第七電阻器r7。圖4的ldo穩壓器104可被配置成產生第一輸出電壓vout1和第二輸出電壓vout2以及輸出電流iout,并且將所述第一輸出電壓vout1和所述第二輸出電壓vout2以及所述輸出電流iout提供到功能電路106。
[0089]
第一ptat電路202、第一放大電路204和電流求和電路210的結構和功能性與圖2所描述的保持相同。圖2的ldo穩壓器104與圖4的ldo穩壓器104之間的區別在于,圖2的ldo穩壓器104中的第一輸出電路208被圖4的ldo穩壓器104中的第三輸出電路402替換。圖2的ldo穩壓器104與圖4的ldo穩壓器104之間的另一區別是,圖4的ldo穩壓器104中不存在第一分壓器206。另外,圖4的ldo穩壓器104中的第二電流鏡電路216可被配置成輸出額外電流(即,第七電流i7)。第二電流鏡電路216可與第二晶體管t2的第二端和第三輸出電路402耦合。第七電流i7可為第五電流i5的按比例縮放版本,并且可基于電源電壓vdd、第一控制電壓vc1和第二基極-發射極電壓vbe2輸出。為了繼續進行論述,假設第七電流i7為第五電流i5的“k2”倍,其中“k2”為第二縮放因子。在一個例子中,第二縮放因子“k2”小于一。第二電流鏡電路216可另外被配置成將第七電流i7提供(即,供應)到第三輸出電路402。
[0090]
第七電阻器r7具有第一端和第二端。第七電阻器r7的第一端可與第一ptat電路202(即,第二晶體管t2的第二端)和第二電流鏡電路216耦合。第七電阻器r7的第一端可被配置成從第二晶體管t2的第二端接收與第二晶體管t2相關聯的第二基極-發射極電壓vbe2。另外,第七電阻器r7的第一端可被配置成從第二電流鏡電路216接收第五電流i5。第七電阻器r7另外具有可與接地端耦合的第二端。在此情境下,第五電流i5可等于第二基極-發射極電壓vbe2與第七電阻器r7的電阻值的比率。
[0091]
第三輸出電路402可與第一放大電路204(即,第一電流鏡電路212和第二電流鏡電路216)和功能電路106耦合。第三輸出電路402可與第一電流鏡電路212耦合,使得第四電流i4從第三輸出電路402流入。第三輸出電路402可另外被配置成從第二電流鏡電路216接收第七電流i7。另外,基于第四電流i4和第七電流i7,第三輸出電路402可被配置成輸出第一輸出電壓vout1和第二輸出電壓vout2并且將所述第一輸出電壓vout1和所述第二輸出電壓vout2提供到功能電路106。在此情境下,功能電路106可對應于模數轉換器。第三輸出電路
402可包括第四放大器404以及第八電阻器r8和第九電阻器r9。
[0092]
第四放大器404可與功能電路106耦合。第四放大器404可包括可被配置成執行一個或多個操作的合適電路系統。例如,第四放大器404可被配置成接收第五控制電壓vc5和第六控制電壓vc6。在實施例中,第四放大器404分別在其負輸入端和正輸入端處接收第五控制電壓vc5和第六控制電壓vc6。基于第五控制電壓vc5和第六控制電壓vc6,第四放大器404可另外被配置成產生第一輸出電壓vout1和第二輸出電壓vout2。第一輸出電壓vout1可大于第二輸出電壓vout2。另外,第一輸出電壓vout1與第二輸出電壓vout2之間的差可大于第五控制電壓vc5與第六控制電壓vc6之間的差。第四放大器404可另外被配置成將第一輸出電壓vout1和第二輸出電壓vout2提供到功能電路106。在實施例中,第四放大器404分別借助于其正輸出端和負輸出端提供第一輸出電壓vout1和第二輸出電壓vout2。
[0093]
盡管描述了第四放大器404的正輸出端和負輸出端分別將第一輸出電壓vout1和第二輸出電壓vout2提供到功能電路106,但是對于本領域的技術人員來說將顯而易見的是本公開的范圍不限于此。在各種其它實施例中,在不脫離本公開的范圍的情況下,第四放大器404的正輸出端和負輸出端可分別提供第二輸出電壓vout2和第一輸出電壓vout1。在此情境下,第四電流i4和第七電流i7的電流方向反轉(即,第四電流i4被供應到第三輸出電路402,并且第七電流i7被供應到第三輸出電路402)。
[0094]
第八電阻器r8具有可與第四放大器404(即,第四放大器404的正輸出端)耦合的第一端。第八電阻器r8的第一端可被配置成從第四放大器404(即,第四放大器404的正輸出端)接收第一輸出電壓vout1。第八電阻器r8另外具有第二端,所述第二端可與第一放大電路204(即,第一電流鏡電路212)和第四放大器404(即,第四放大器404的負輸入端)耦合。因此,第八電阻器r8可以負反饋配置與第四放大器404耦合。另外,第八電阻器r8的第二端可與第一電流鏡電路212耦合,使得由第一電流鏡電路212輸出的第四電流i4從第八電阻器r8的第二端流入。第八電阻器r8的第二端可另外被配置成基于第四電流i4和第一輸出電壓vout1輸出第五控制電壓vc5并且將所述第五控制電壓vc5提供到第四放大器404(即,第四放大器404的負輸入端)。第五控制電壓vc5可等于第一輸出電壓vout1與第八電阻器r8兩端的壓降之間的差。
[0095]
第九電阻器r9具有可與第四放大器404(即,第四放大器404的負輸出端)耦合的第一端。第九電阻器r9的第一端可被配置成從第四放大器404接收第二輸出電壓vout2。第九電阻器r9另外具有可與第一放大電路204(即,第二電流鏡電路216)和第四放大器404(即,第四放大器404的正輸入端)耦合的第二端。因此,第九電阻器r9可以正反饋配置與第四放大器404耦合。另外,第九電阻器r9的第二端可被配置成從第二電流鏡電路216接收第七電流i7。第九電阻器r9的第二端可另外被配置成基于第七電流i7和第二輸出電壓vout2輸出第六控制電壓vc6并且將所述第六控制電壓vc6提供到第四放大器404(即,第四放大器404的正輸入端)。第六控制電壓vc6可等于第二輸出電壓vout2與第九電阻器r9兩端的壓降之間的差。在當前優選的實施例中,第八電阻器r8和第九電阻器r9的電阻值相等。
[0096]
第一輸出電壓vout1與由第三輸出電路402產生的第二輸出電壓vout2之間的差可如以下等式(3)所示來確定:
[0097]
[0098]
其中,
[0099]
等于第九電阻器r9兩端的壓降,并且
[0100]
等于第八電阻器r8兩端的壓降。
[0101]
第八電阻器r8和第九電阻器r9中的每一個可以是可變電阻器。因此,可通過調整第八電阻器r8和第九電阻器r9的電阻值來調整第一輸出電壓vout1和第二輸出電壓vout2。另外,可使用第七電阻器到第九電阻器r7-r9調整與第八電阻器r8和第九電阻器r9兩端的壓降以及第二基極-發射極電壓vbe2相關聯的系數。隨著與第八電阻器r8和第九電阻器r9兩端的壓降以及第二基極-發射極電壓vbe2相關聯的系數減小,第一輸出電壓vout1和第二輸出電壓vout2之間的差減小。
[0102]
第一基極-發射極電壓vbe1與第二基極-發射極電壓vbe2之間的差(即,δvbe)具有正溫度系數,而第二基極-發射極電壓vbe2具有負溫度系數。因此,基于第一電阻器r1、第七電阻器r7和第八電阻器r8的電阻值,第一輸出電壓vout1與第二輸出電壓vout2之間的差可以是與溫度無關的。可基于包括在第四放大器404中的晶體管(未示出)的漏極-源極飽和電壓確定第一輸出電壓vout1與第二輸出電壓vout2之間的差的最低電壓電平。對于本領域的技術人員來說將顯而易見的是,包括在第四放大器404中的晶體管的漏極-源極飽和電壓小于第一集電極-發射極電壓vce1和第二集電極-發射極電壓vce2。
[0103]
圖5示出根據本公開的又一實施例的ldo穩壓器104的示意性電路圖。ldo穩壓器104可包括第一ptat電路202、第一放大電路204、第二分壓器502和第四輸出電路504。圖5的ldo穩壓器104可被配置成產生第一輸出電壓vout1和輸出電流iout并且將所述第一輸出電壓vout1和所述輸出電流iout提供到功能電路106。
[0104]
第一ptat電路202的結構和功能性與圖2所描述的保持相同。圖2的ldo穩壓器104與圖5的ldo穩壓器104之間的區別在于,圖2的ldo穩壓器104中的第一分壓器206和第一輸出電路208分別被圖5的ldo穩壓器104中的第二分壓器502和第四輸出電路504替換。圖2的ldo穩壓器104與圖5的ldo穩壓器104之間的另一區別是,圖5的ldo穩壓器104中不存在電流求和電路210。
[0105]
圖5的ldo穩壓器104的第一放大電路204可與第一ptat電路202(即,第一晶體管t1的第一端)耦合,使得第一電流i1從所述第一放大電路204流入。第一放大電路204可另外被配置成從第一ptat電路202(即,分別為第一晶體管t1和第二晶體管t2的第一端)接收第一集電極-發射極電壓vce1和第二集電極-發射極電壓vce2。基于第一電流i1、電源電壓vdd以及第一集電極-發射極電壓vce1和第二集電極-發射極電壓vce2,第一放大電路204可另外被配置成輸出第二電流i2、第三電流i3、第五電流i5和第六電流i6。圖5的ldo穩壓器104的第一放大電路204并不像圖2的ldo穩壓器104那樣輸出第四電流i4。第一放大電路204(即,第一電流鏡電路212)可另外被配置成將第三電流i3提供(即,供應)到第二分壓器502。第三電流i3為第一電流i1的按比例縮放版本。為了繼續進行論述,假設第三電流i3為第一電流i1的“k3”倍,其中“k3”為第三縮放因子。在一個例子中,第三縮放因子“k3”小于一。另外,圖5的ldo穩壓器104的第一放大電路204(即,第二電流鏡電路216)可與功能電路106耦合。圖5的ldo穩壓器104的第一放大電路204(即,第二電流鏡電路216)可另外被配置成將第六電流
i6作為輸出電流iout提供到功能電路106。第六電流i6為第五電流i5的按比例縮放版本(即,具有負溫度系數的電流)。因此,輸出電流iout可為溫度相關的(即,輸出電流iout具有負溫度系數)。
[0106]
第二分壓器502可耦合在第一ptat電路202(即,第二晶體管t2的第二端)與接地端之間。另外,第二分壓器502可與第一電流鏡電路212和第二電流鏡電路216以及第四輸出電路504耦合。第二分壓器502可被配置成從第二晶體管t2的第二端接收與第二晶體管t2相關聯的第二基極-發射極電壓vbe2。另外,第二分壓器502可被配置成分別從第一電流鏡電路212和第二電流鏡電路216接收第三電流i3和第五電流i5。基于第二基極-發射極電壓vbe2以及第三電流i3和第五電流i5,第二分壓器502可另外被配置成輸出第七控制電壓vc7。在實施例中,第七控制電壓vc7為第二基極-發射極電壓vbe2的按比例縮放版本。第二分壓器502可另外被配置成將第七控制電壓vc7提供到第四輸出電路504。第二分壓器502可包括各自具有第一端和第二端的第十電阻器r10和第十一電阻器r11。
[0107]
第十電阻器r10的第一端可與第一ptat電路202(即,第二晶體管t2的第二端)和第二電流鏡電路216耦合。第十電阻器r10的第一端可被配置成從第二晶體管t2的第二端接收第二基極-發射極電壓vbe2,并且從第二電流鏡電路216接收第五電流i5。第十電阻器r10的第二端可與第一電流鏡電路212和第四輸出電路504耦合。第十電阻器r10的第二端可被配置成從第一電流鏡電路212接收第三電流i3。另外,第十電阻器r10的第二端可被配置成輸出第七控制電壓vc7并且將所述第七控制電壓vc7提供到第四輸出電路504。第十一電阻器r11的第一端可與第十電阻器r10的第二端耦合,并且第十一電阻器r11的第二端可與接地端耦合。
[0108]
盡管示出了單個電阻器(即,第十一電阻器r11)耦合在第十電阻器r10與接地端之間,但對于本領域的技術人員來說將顯而易見的是本公開的范圍不限于此。在各種其它實施例中,在不脫離本公開的范圍的情況下,串聯的兩個或更多個電阻器可耦合在第十電阻器r10與接地端之間。在此情境下,串聯的兩個或更多個電阻器的總電阻值等于第十一電阻器r11的電阻值。另外,第七控制電壓vc7可在串聯的兩個或更多個電阻器的任何中間端處輸出。
[0109]
第四輸出電路504可與第二分壓器502(即,第十電阻器r10的第二端)和功能電路106耦合。第四輸出電路504可被配置成從第二分壓器502接收第七控制電壓vc7。另外,第四輸出電路504可被配置成基于第七控制電壓vc7產生第一輸出電壓vout1,并且將第一輸出電壓vout1提供到功能電路106。在當前優選的實施例中,第四輸出電路504對應于第五放大器506。
[0110]
第五放大器506可以負反饋配置耦合。另外,第五放大器506可與第二分壓器502(即,第十電阻器r10的第二端)耦合。第五放大器506可包括可被配置成執行一個或多個操作的合適電路系統。例如,第五放大器506可被配置成從第二分壓器502(即,第十電阻器r10的第二端)接收第七控制電壓vc7。第五放大器506可在其正輸入端處接收第七控制電壓vc7。由于第五放大器506可以負反饋配置耦合,第五放大器506可另外被配置成在其負輸入端處接收第一輸出電壓vout1。基于第七控制電壓vc7,第五放大器506可另外被配置成產生第一輸出電壓vout1。第五放大器506可另外被配置成將第一輸出電壓vout1提供到功能電路106。
[0111]
由第四輸出電路504產生的第一輸出電壓vout1可如以下等式(4)所示來確定:
[0112][0113]
第一基極-發射極電壓vbe1與第二基極-發射極電壓vbe2之間的差(即,δvbe)具有正溫度系數,而第二基極-發射極電壓vbe2具有負溫度系數。因此,基于第一電阻器r1、第十電阻器r10和第十一電阻器r11的電阻值,可輸出與溫度無關的第一輸出電壓vout1。可基于包括在第五放大器506中的晶體管(未示出)的漏極-源極飽和電壓確定第一輸出電壓vout1的最低電壓電平。對于本領域的技術人員來說將顯而易見的是,包括在第五放大器506中的晶體管的漏極-源極飽和電壓小于第一集電極-發射極電壓vce1和第二集電極-發射極電壓vce2。
[0114]
圖6示出根據本公開的又一實施例的ldo穩壓器104的示意性電路圖。ldo穩壓器104可包括第一ptat電路202、第二放大電路602、第一分壓器206和第五輸出電路604。圖6的ldo穩壓器104可被配置成產生第一輸出電壓vout1并且將所述第一輸出電壓vout1提供到功能電路106。
[0115]
第一ptat電路202和第一分壓器206的結構和功能性與圖2所描述的保持相同。圖2的ldo穩壓器104與圖6的ldo穩壓器104之間的區別在于,圖2的ldo穩壓器104中的第一放大電路204和第一輸出電路208分別被圖6的ldo穩壓器104中的第二放大電路602和第五輸出電路604替換。圖2的ldo穩壓器104與圖6的ldo穩壓器104之間的另一區別是,圖6的ldo穩壓器104中不存在電流求和電路210。
[0116]
第二放大電路602可與電源102、第一ptat電路202(即,第一晶體管t1和第二晶體管t2的第一端)、第一分壓器206和第五輸出電路604耦合。第二放大電路602可被配置成從電源102接收電源電壓vdd。另外,第二放大電路602可與第一ptat電路202(即,第一晶體管t1的第一端)耦合,使得第一電流i1從第二放大電路602流入。第二放大電路602可另外被配置成從第一ptat電路202(即,分別為第一晶體管t1和第二晶體管t2的第一端)接收第一集電極-發射極電壓vce1和第二集電極-發射極電壓vce2。基于電源電壓vdd、第一集電極-發射極電壓vce1和第二集電極-發射極電壓vce2以及第一電流i1,第二放大電路602可另外被配置成輸出第八電流到第十電流i8-i10。第八電流到第十電流i8-i10可共同地被稱為“第二組電流i8o-i10”。第八電流i8可等于第一電流i1。可基于第二基極-發射極電壓vbe2輸出第九電流i9。另外,第十電流i10可為第九電流i9的按比例縮放版本。
[0117]
第二放大電路602可另外被配置成將第八電流i8提供(即,供應)到第二晶體管t2的第一端。第二放大電路602可另外被配置成將第九電流i9提供(即,供應)到第一分壓器206。第一分壓器206基于第九電流i9而不是圖2的ldo穩壓器104中的第五電流i5輸出第二控制電壓vc2。第二放大電路602可輸出第十電流i10,使得第十電流i10從第五輸出電路604流入。第二放大電路602可包括第六放大器606以及第三電流鏡電路608和第四電流鏡電路610。
[0118]
第六放大器606可與第三電流鏡電路608和第一ptat電路202(即,第一晶體管t1和第二晶體管t2的第一端)耦合。第六放大器606可包括可被配置成執行一個或多個操作的合適電路系統。例如,第六放大器606可被配置成從第一ptat電路202(即,分別為第一晶體管t1和第二晶體管t2的第一端)接收第一集電極-發射極電壓vce1和第二集電極-發射極電壓
vce2。在實施例中,第六放大器606在其正輸入端和負輸入端處分別接收第一集電極-發射極電壓vce1和第二集電極-發射極電壓vce2。基于第一集電極-發射極電壓vce1和第二集電極-發射極電壓vce2,第六放大器606可另外被配置成產生第八控制電壓vc8。第八控制電壓vc8可大于第一集電極-發射極電壓vce1與第二集電極-發射極電壓vce2之間的差。第六放大器606可另外被配置成將第八控制電壓vc8提供到第三電流鏡電路608。
[0119]
第三電流鏡電路608可與電源102、第一ptat電路202(即,第一晶體管t1和第二晶體管t2的第一端)、第六放大器606和第四電流鏡電路610耦合。第三電流鏡電路608可包括可被配置成執行一個或多個操作的合適電路系統。例如,第三電流鏡電路608可被配置成從電源102接收電源電壓vdd,并且從第六放大器606接收第八控制電壓vc8。另外,第三電流鏡電路608可與第一ptat電路202(即,第一晶體管t1的第一端)耦合,使得第一電流i1從第三電流鏡電路608流入。基于電源電壓vdd、第八控制電壓vc8和第一電流i1,第三電流鏡電路608可另外被配置成輸出第八電流i8和第十一電流i11。第八電流i8可等于第一電流i1,并且第十一電流i11可為第一電流i1的按比例縮放版本。第三電流鏡電路608可另外被配置成分別將第八電流i8和第十一電流i11提供(即,供應)到第二晶體管t2的第一端和第四電流鏡電路610。
[0120]
第四電流鏡電路610可與電源102、第一ptat電路202(即,第一晶體管t1的第一端)、第三電流鏡電路608、第一分壓器206和第五輸出電路604耦合。第四電流鏡電路610可包括可被配置成執行一個或多個操作的合適電路系統。例如,第四電流鏡電路610可被配置成從電源102接收電源電壓vdd,并且從第一ptat電路202(即,從第一晶體管t1的第一端)接收第一集電極-發射極電壓vce1。另外,第四電流鏡電路610可被配置成從第三電流鏡電路608接收第十一電流i11。基于第十一電流i11、電源電壓vdd和第一集電極-發射極電壓vce1,第四電流鏡電路610可另外被配置成輸出第九電流i9和第十電流i10。第四電流鏡電路610可另外被配置成將第九電流i9提供(即,供應)到第一分壓器206。另外,第四電流鏡電路610可輸出第十電流i10,使得第十電流i10從第五輸出電路604流入。因此,基于第二基極-發射極電壓vbe2進一步輸出第九電流i9。由于第十電流i10為第九電流i9的按比例縮放版本,因此可另外基于第二基極-發射極電壓vbe2輸出第十電流i10。
[0121]
第五輸出電路604可與第二放大電路602(即,第四電流鏡電路610)、第一分壓器206(即,第二電阻器r2的第二端)和功能電路106耦合。第五輸出電路604可被配置成從第一分壓器206接收第二控制電壓vc2。另外,第五輸出電路604可與第四電流鏡電路610耦合,使得由第四電流鏡電路610輸出的第十電流i10從第五輸出電路604流入。基于第十電流i10和第二控制電壓vc2,第五輸出電路604可另外被配置成產生第一輸出電壓vout1。第五輸出電路604可另外被配置成將第一輸出電壓vout1提供到功能電路106。第五輸出電路604可包括第七放大器612和第十二電阻器r12。
[0122]
第七放大器612可與第一分壓器206(即,第二電阻器r2的第二端)和功能電路106耦合。第七放大器612可包括可被配置成執行一個或多個操作的合適電路系統。例如,第七放大器612可被配置成從第一分壓器206(即,第二電阻器r2的第二端)接收第二控制電壓vc2。另外,第七放大器612可被配置成接收第九控制電壓vc9。在實施例中,第七放大器612分別在其正輸入端和負輸入端處接收第二控制電壓vc2和第九控制電壓vc9。基于第二控制電壓vc2和第九控制電壓vc9,第七放大器612可另外被配置成產生第一輸出電壓vout1,并
且將第一輸出電壓vout1提供到功能電路106。
[0123]
第十二電阻器r12具有可與第七放大器612(即,第七放大器612的輸出端)耦合的第一端。第十二電阻器r12的第一端可另外被配置成從第七放大器612接收第一輸出電壓vout1。第十二電阻器r12另外具有可與第二放大電路602(即,第四電流鏡電路610)和第七放大器612(即,第七放大器612的負輸入端)耦合的第二端。因此,第十二電阻器r12可以負反饋配置與第七放大器612耦合。第十二電阻器r12的第二端可與第四電流鏡電路610耦合,使得由第四電流鏡電路610輸出的第十電流i10從第十二電阻器r12的第二端流入。第十二電阻器r12的第二端可另外被配置成基于第十電流i10和第一輸出電壓vout1輸出第九控制電壓vc9并且將所述第九控制電壓vc9提供到第七放大器612(即,第七放大器612的負輸入端)。
[0124]
由第五輸出電路604產生的第一輸出電壓vout1可如下文在等式(5)所示來確定:
[0125][0126]
其中,
[0127]
等于第十二電阻器r12兩端的壓降。
[0128]
第一基極-發射極電壓vbe1與第二基極-發射極電壓vbe2之間的差(即,δvbe)具有正溫度系數,而第二基極-發射極電壓vbe2具有負溫度系數。因此,基于第一電阻器到第三電阻器r1-r3的電阻值和第十二電阻器r12的電阻值,可輸出與溫度無關的第一輸出電壓vout1。可基于包括在第七放大器612中的晶體管(未示出)的漏極-源極飽和電壓確定第一輸出電壓vout1的最低電壓電平。對于本領域的技術人員來說將顯而易見的是,包括在第七放大器612中的晶體管的漏極-源極飽和電壓小于第一集電極-發射極電壓vce1和第二集電極-發射極電壓vce2。
[0129]
圖7示出根據本公開的又一實施例的ldo穩壓器104的示意性電路圖。ldo穩壓器104可包括第一ptat電路202、第三放大電路702、第三分壓器704和第六輸出電路706。圖7的ldo穩壓器104可被配置成產生第一輸出電壓vout1并且將所述第一輸出電壓vout1提供到功能電路106。第一ptat電路202的結構和功能性與圖2所描述的保持相同。
[0130]
第三放大電路702可與電源102、第一ptat電路202(即,第一晶體管t1和第二晶體管t2的第一端和第二端)、第三分壓器704和第六輸出電路706耦合。第三放大電路702可被配置成從電源102接收電源電壓vdd。另外,第三放大電路702可與第一ptat電路202(即,第一晶體管t1的第一端)耦合,使得第一電流i1從第三放大電路702流入。第三放大電路702可另外被配置成從第一ptat電路202(即,分別為第一晶體管t1和第二晶體管t2的第一端和第二端)接收第一集電極-發射極電壓vce1和第二集電極-發射極電壓vce2。基于電源電壓vdd、第一集電極-發射極電壓vce1和第二集電極-發射極電壓vce2以及第一電流i1,第三放大電路702可另外被配置成輸出第十二電流i12和第十三電流i13。第十二電流i12和第十三電流i13可共同地被稱為“第三組電流i12和i13”。第十二電流i12和第十三電流i13可等于第一電流i1。
[0131]
第三放大電路702可另外被配置成將第十二電流i12提供(即,供應)到第二晶體管t2的第一端。第三放大電路702可輸出第十三電流i13,使得第十三電流i13從第六輸出電路
706流入。第三放大電路702可包括第八放大器708以及第五電流鏡電路710和第六電流鏡電路712。
[0132]
第八放大器708可與第五電流鏡電路710和第一ptat電路202(即,第一晶體管t1和第二晶體管t2的第一端)耦合。第八放大器708可包括可被配置成執行一個或多個操作的合適電路系統。例如,第八放大器708可被配置成從第一ptat電路202(即,分別為第一晶體管t1和第二晶體管t2的第一端)接收第一集電極-發射極電壓vce1和第二集電極-發射極電壓vce2。在實施例中,第八放大器708在其正輸入端和負輸入端處分別接收第一集電極-發射極電壓vce1和第二集電極-發射極電壓vce2。基于第一集電極-發射極電壓vce1和第二集電極-發射極電壓vce2,第八放大器708可另外被配置成產生第十控制電壓vc10。第十控制電壓vc10可大于第一集電極-發射極電壓vce1與第二集電極-發射極電壓vce2之間的差。第八放大器708可另外被配置成將第十控制電壓vc10提供到第五電流鏡電路710。
[0133]
第五電流鏡電路710可與電源102、第一ptat電路202(即,第一晶體管t1和第二晶體管t2的第一端)、第八放大器708和第六電流鏡電路712耦合。第五電流鏡電路710可包括可被配置成執行一個或多個操作的合適電路系統。例如,第五電流鏡電路710可被配置成從電源102接收電源電壓vdd,并且從第八放大器708接收第十控制電壓vc10。另外,第五電流鏡電路710可與第一ptat電路202(即,第一晶體管t1的第一端)耦合,使得第一電流i1從第五電流鏡電路710流入。基于電源電壓vdd、第十控制電壓vc10和第一電流i1,第五電流鏡電路710可另外被配置成輸出第十二電流i12和第十四電流i14。第十二電流i12和第十四電流i14可等于第一電流i1。第五電流鏡電路710可另外被配置成分別將第十二電流i12和第十四電流i14提供(即,供應)到第二晶體管t2的第一端和第六電流鏡電路712。
[0134]
第六電流鏡電路712可與電源102、第五電流鏡電路710和第六輸出電路706耦合。第六電流鏡電路712可包括可被配置成執行一個或多個操作的合適電路系統。例如,第六電流鏡電路712可被配置成從電源102接收電源電壓vdd,并且從第五電流鏡電路710接收第十四電流i14。基于第十四電流i14和電源電壓vdd,第六電流鏡電路712可另外被配置成輸出第十三電流i13。第十三電流i13可等于第十四電流i14。第六電流鏡電路712輸出第十三電流i13,使得第十三電流i13從第六輸出電路706流入。
[0135]
第三放大電路702可另外包括各自具有第一端和第二端的第十三電阻器r13和第十四電阻器r14。第十三電阻器r13和第十四電阻器r14的第一端可分別與第二晶體管t2和第一晶體管t1的第一端耦合。第十三電阻器r13和第十四電阻器r14的第一端可被配置成分別接收第二集電極-發射極電壓vce2和第一集電極-發射極電壓vce1。第十三電阻器r13和第十四電阻器r14的第二端可與第三分壓器704和第二晶體管t2的第二端耦合。在當前優選的實施例中,第十三電阻器r13和第十四電阻器r14的電阻值相等。
[0136]
第三分壓器704可包括具有第一端和第二端的第十五電阻器r15和第十六電阻器r16。第十五電阻器r15的第一端可與第二晶體管t2的第二端和第十三電阻器r13和第十四電阻器r14的第二端耦合。第十五電阻器r15的第一端可被配置成從第二晶體管t2的第二端接收第二基極-發射極電壓vbe2。第十五電阻器r15的第一端可另外被配置成分別從第十三電阻器r13和第十四電阻器r14的第二端接收第二集電極-發射極電壓vce2和第一集電極-發射極電壓vce1的按比例縮放版本。第十五電阻器r15的第二端可另外與第六輸出電路706耦合。第十五電阻器r15的第二端可另外被配置成輸出第十一控制電壓vc11并且將所述第
十一控制電壓vc11提供到第六輸出電路706。基于第二基極-發射極電壓vbe2和第十三電阻器r13和第十四電阻器r14的電阻值(即,第十三電阻器r13和第十四電阻器r14兩端的壓降),輸出第十一控制電壓vc11。第十六電阻器r16的第一端可與第十五電阻器r15的第二端和第六輸出電路706耦合。另外,第十六電阻器r16的第二端可與接地端耦合。
[0137]
第六輸出電路706可與第三分壓器704(即,第十五電阻器r15的第二端)、第三放大電路702(即,第六電流鏡電路712)和功能電路106耦合。第六輸出電路706可被配置成從第三分壓器704接收第十一控制電壓vc11。另外,第六輸出電路706可與第六電流鏡電路712耦合,使得第十三電流i13從第六輸出電路706流入。基于第十三電流i13和第十一控制電壓vc11,第六輸出電路706可另外被配置成產生第一輸出電壓vout1并且將所述第一輸出電壓vout1提供到功能電路106。第六輸出電路706可包括第九放大器714和第十七電阻器r17。
[0138]
第九放大器714可與第三分壓器704(即,第十五電阻器r15的第二端)和功能電路106耦合。第九放大器714可包括可被配置成執行一個或多個操作的合適電路系統。例如,第九放大器714可被配置成從第三分壓器704接收第十一控制電壓vc11。另外,第九放大器714可被配置成接收第十二控制電壓vc12。在實施例中,第九放大器714分別在其正輸入端和負輸入端處接收第十一控制電壓vc11和第十二控制電壓vc12。基于第十一控制電壓vc11和第十二控制電壓vc12,第九放大器714可另外被配置成產生第一輸出電壓vout1,并且將第一輸出電壓vout1提供到功能電路106。
[0139]
第十七電阻器r17具有可與第九放大器714(即,第九放大器714的輸出端)耦合的第一端。第十七電阻器r17的第一端可另外被配置成從第九放大器714接收第一輸出電壓vout1。第十七電阻器r17另外具有可與第六電流鏡電路712和第九放大器714(即,第九放大器714的負輸入端)耦合的第二端。第十七電阻器r17可因此以負反饋配置與第九放大器714耦合。第十七電阻器r17的第二端可與第六電流鏡電路712耦合,使得由第六電流鏡電路712輸出的第十三電流i13從第十七電阻器r17的第二端流入。第十七電阻器r17的第二端可另外被配置成基于第十三電流i13和第一輸出電壓vout1輸出第十二控制電壓vc12并且將所述第十二控制電壓vc12提供到第九放大器714(即,第九放大器714的負輸入端)。如圖7所示,第一輸出電壓vout1等于第十二控制電壓vc12與第十七電阻器r17兩端的壓降的總和。
[0140]
由第六輸出電路706產生的第一輸出電壓vout1可如以下等式(6)所示來確定:
[0141][0142]
其中,
[0143]
等于第十二控制電壓vc12,并且
[0144]
等于第十七電阻器r17兩端的壓降。
[0145]
第一基極-發射極電壓vbe1與第二基極-發射極電壓vbe2之間的差(即,δvbe)具有正溫度系數,而第二基極-發射極電壓vbe2具有負溫度系數。因此,基于第一電阻器r1的電阻值和第十五電阻器到第十七電阻器r15-r17的電阻值,可輸出與溫度無關的第一輸出電壓vout1。圖7的ldo穩壓器104所需的電源電壓vdd的最小值等于第六電流鏡電路712中包括的晶體管(未示出)的第二基極-發射極電壓vbe2的按比例縮放版本和漏極-源極飽和電壓的總和。縮放因子等于“(1+0.5*r13/(r15+r16))”。另外,可基于第九放大器714中包括的
晶體管(未示出)的漏極-源極飽和電壓確定第一輸出電壓vout1的最低電壓電平。對于本領域的技術人員來說將顯而易見的是,包括在第九放大器714中的晶體管的漏極-源極飽和電壓小于第一集電極-發射極電壓vce1和第二集電極-發射極電壓vce2。
[0146]
圖8示出根據本公開的又一實施例的ldo穩壓器104的示意性電路圖。ldo穩壓器104可包括第一ptat電路202、第四放大電路802、第一分壓器206和第七輸出電路804。圖8的ldo穩壓器104可被配置成產生第一輸出電壓vout1并且將所述第一輸出電壓vout1提供到功能電路106。
[0147]
第一ptat電路202和第一分壓器206的結構和功能性與圖2的ldo穩壓器104中所描述的保持相同。圖2的ldo穩壓器104與圖8的ldo穩壓器104之間的區別在于,圖2的ldo穩壓器104中的第一放大電路204和第一輸出電路208分別被圖8的ldo穩壓器104中的第四放大電路802和第七輸出電路804替換。圖2的ldo穩壓器104與圖8的ldo穩壓器104之間的另一區別是,圖8的ldo穩壓器104中不存在電流求和電路210。
[0148]
第四放大電路802可與電源102、第一ptat電路202(即,第一晶體管t1和第二晶體管t2的第一端)、第一分壓器206和第七輸出電路804耦合。第四放大電路802可被配置成從電源102接收電源電壓vdd,從第一ptat電路202接收第一集電極-發射極電壓vce1和第二集電極-發射極電壓vce2(即,分別為第一晶體管t1和第二晶體管t2的第一端)。第四放大電路802可被配置成從第七輸出電路804接收第一輸出電壓vout1。另外,第四放大電路802可與第一ptat電路202(即,第一晶體管t1的第一端)耦合,使得由第一晶體管t1的第一端輸出的第一電流i1從第四放大電路802流入。基于電源電壓vdd、第一集電極-發射極電壓vce1和第二集電極-發射極電壓vce2以及第一輸出電壓vout1,第四放大電路802可另外被配置成輸出第十五電流i15。第四放大電路802可另外被配置成將第十五電流i15提供(即,供應)到第一分壓器206。第一分壓器206可被配置成基于第二基極-發射極電壓vbe2和第十五電流i15輸出第二控制電壓vc2。第四放大電路802可包括電壓-電流轉換器806以及第十八電阻器r18和第十九電阻器r19。
[0149]
電壓-電流轉換器806可與第一ptat電路202(即,第一晶體管t1和第二晶體管t2的第一端)、電源102和第一分壓器206耦合。電壓-電流轉換器806可包括可被配置成執行一個或多個操作的合適電路系統。例如,電壓-電流轉換器806可被配置成從第一ptat電路202(即,分別為第一晶體管t1和第二晶體管t2的第一端)接收第一集電極-發射極電壓vce1和第二集電極-發射極電壓vce2。另外,電壓-電流轉換器806可被配置成從電源102接收電源電壓vdd。基于第一集電極-發射極電壓vce1和第二集電極-發射極電壓vce2以及電源電壓vdd,電壓-電流轉換器806可另外被配置成產生第十五電流i15。可基于第一集電極-發射極電壓vce1與第二集電極-發射極電壓vce2之間的差產生第十五電流i15。電壓-電流轉換器806可另外被配置成將第十五電流i15提供(即,供應)到第一分壓器206(即,第二電阻器r2的第一端)。
[0150]
第十八電阻器r18具有第一端和第二端。第十八電阻器r18的第一端可與第七輸出電路804耦合。第十八電阻器r18的第一端可被配置成從第七輸出電路804接收第一輸出電壓vout1。第十八電阻器r18的第二端可與第一ptat電路202(即,第一晶體管t1的第一端)和電壓-電流轉換器806耦合。第十八電阻器r18的第二端可被配置成從第一晶體管t1的第一端接收第一集電極-發射極電壓vce1。另外,第十八電阻器r18的第二端可與第一晶體管t1
的第一端耦合,使得第一電流i1從第十八電阻器r18的第二端流入。
[0151]
第十九電阻器r19具有第一端和第二端。第十九電阻器r19的第一端可與第七輸出電路804和第十八電阻器r18的第一端耦合。第十九電阻器r19的第一端可被配置成從第七輸出電路804接收第一輸出電壓vout1。第十九電阻器r19的第二端可與第一ptat電路202(即,第二晶體管t2的第一端)和電壓-電流轉換器806耦合。第十九電阻器r19的第二端可被配置成接收第二集電極-發射極電壓vce2。在當前優選的實施例中,第十九電阻器r19的電阻值等于第十八電阻器r18的電阻值。
[0152]
第七輸出電路804可與第四放大電路802(即,第十八電阻器r18和第十九電阻器r19的第一端)和第一分壓器206(即,第二電阻器r2的第二端)耦合。另外,第七輸出電路804可與第一ptat電路202(即,第二晶體管t2的第一端)和功能電路106耦合。第七輸出電路804可被配置成從第一分壓器206(即,第二電阻器r2的第二端)接收第二控制電壓vc2,并且從第一ptat電路202(即,第二晶體管t2的第一端)接收第二集電極-發射極電壓vce2。基于第二控制電壓vc2和第二集電極-發射極電壓vce2,第七輸出電路804可另外被配置成產生第一輸出電壓vout1并且將所述第一輸出電壓vout1提供到功能電路106。第七輸出電路804可另外被配置成將第一輸出電壓vout1提供到第四放大電路802(即,第十八電阻器r18和第十九電阻器r19的第一端)。在當前優選的實施例中,第七輸出電路804對應于第十放大器808。
[0153]
第十放大器808可與第四放大電路802(即,第十八電阻器r18和第十九電阻器r19的第一端)和第一分壓器206(即,第二電阻器r2的第二端)耦合。另外,第十放大器808可與第一ptat電路202(即,第二晶體管t2的第一端)和功能電路106耦合。第十放大器808可包括可被配置成執行一個或多個操作的合適電路系統。例如,第十放大器808可被配置成從第一分壓器206(即,第二電阻器r2的第二端)接收第二控制電壓vc2,并且從第一ptat電路202(即,第二晶體管t2的第一端)接收第二集電極-發射極電壓vce2。在實施例中,第十放大器808分別在其正輸入端和負輸入端處接收第二控制電壓vc2和第二集電極-發射極電壓vce2。基于第二控制電壓vc2和第二集電極-發射極電壓vce2,第十放大器808可另外被配置成產生第一輸出電壓vout1并且將所述第一輸出電壓vout1提供到功能電路106。第十放大器808可另外被配置成將第一輸出電壓vout1提供到第四放大電路802(即,第十八電阻器r18和第十九電阻器r19的第一端)。第一輸出電壓vout1可大于第二控制電壓vc2與第二集電極-發射極電壓vce2之間的差。由第七輸出電路804產生的第一輸出電壓vout1可如以下等式(7)所示來確定:
[0154][0155]
其中,
[0156]
等于第十八電阻器r18兩端的壓降。
[0157]
第一基極-發射極電壓vbe1與第二基極-發射極電壓vbe2之間的差(即,δvbe)具有正溫度系數,而第二基極-發射極電壓vbe2具有負溫度系數。因此,基于第一電阻器r1、第二電阻器r2、第三電阻器r3和第十八電阻器r18的電阻值,可輸出與溫度無關的第一輸出電壓vout1。可基于包括在第十放大器808中的晶體管(未示出)的漏極-源極飽和電壓確定第一輸出電壓vout1的最低電壓電平。
[0158]
圖9示出根據本公開的又一實施例的ldo穩壓器104的示意性電路圖。ldo穩壓器104可包括第一ptat電路202、第四放大電路802、第一分壓器206和第八輸出電路902。圖8的ldo穩壓器104可被配置成產生第一輸出電壓vout1并且將所述第一輸出電壓vout1提供到功能電路106。
[0159]
第四放大電路802、第一ptat電路202和第一分壓器206的結構和功能性與圖8所描述的保持相同。圖8的ldo穩壓器104和圖9的ldo穩壓器104之間的區別在于,圖8的ldo穩壓器104中的第七輸出電路804被圖9的ldo穩壓器104中的第八輸出電路902替換。
[0160]
第八輸出電路902可與第四放大電路802(即,第十八電阻器r18和第十九電阻器r19的第一端)和第一分壓器206(即,第二電阻器r2的第二端)耦合。另外,第八輸出電路902可與第一ptat電路202(即,第二晶體管t2的第一端)和功能電路106耦合。第八輸出電路902可被配置成從第一分壓器206(即,第二電阻器r2的第二端)接收第二控制電壓vc2,并且從第一ptat電路202(即,第二晶體管t2的第一端)接收第二集電極-發射極電壓vce2。基于第二控制電壓vc2和第二集電極-發射極電壓vce2,第八輸出電路902可另外被配置成產生第一輸出電壓vout1并且將所述第一輸出電壓vout1提供到功能電路106。第八輸出電路902可另外被配置成將第一輸出電壓vout1提供到第四放大電路802(即,第十八電阻器r18和第十九電阻器r19的第一端)。第八輸出電路902可包括第十一放大器904和第二十電阻器r20。
[0161]
第十一放大器904可與第一分壓器206(即,第二電阻器r2的第二端)和第一ptat電路202(即,第二晶體管t2的第一端)耦合。第十一放大器904可包括可被配置成執行一個或多個操作的合適電路系統。例如,第十一放大器904可被配置成從第一分壓器206(即,第二電阻器r2的第二端)接收第二控制電壓vc2。另外,第十一放大器904可被配置成從第一ptat電路202(即,第二晶體管t2的第一端)接收第二集電極-發射極電壓vce2。在實施例中,第十一放大器904分別在其正輸入端和負輸入端處接收第二控制電壓vc2和第二集電極-發射極電壓vce2。基于第二控制電壓vc2和第二集電極-發射極電壓vce2,第十一放大器904可另外被配置成產生第一輸出電壓vout1。第一輸出電壓vout1可大于第二控制電壓vc2與第二集電極-發射極電壓vce2之間的差。第十一放大器904可另外與第四放大電路802(即,第十八電阻器r18和第十九電阻器r19的第一端)和功能電路106耦合。第十一放大器904可另外被配置成將第一輸出電壓vout1提供到功能電路106和第四放大電路802(即,第十八電阻器r18和第十九電阻器r19的第一端)。
[0162]
第二十電阻器r20具有可與第十一放大器904(即,第十一放大器904的輸出端)耦合的第一端。第二十電阻器r20的第一端可另外被配置成從第十一放大器904接收第一輸出電壓vout1。第二十電阻器r20另外具有可與第一分壓器206(即,第二電阻器r2的第二端)和第十一放大器904(即,第十一放大器904的正輸入端)耦合的第二端。第二十電阻器r20可因此以正反饋配置與第十一放大器904耦合。第二十電阻器r20的第二端可被配置成接收第二控制電壓vc2。另外,由第八輸出電路902產生的第一輸出電壓vout1可如以下等式(8)所示來確定:
[0163][0164]
第一基極-發射極電壓vbe1與第二基極-發射極電壓vbe2之間的差(即,δvbe)具有正溫度系數,而第二基極-發射極電壓vbe2具有負溫度系數。因此,基于第一電阻器r1、第
二電阻器r2、第三電阻器r3和第十八電阻器r18的電阻值和第二十電阻器r20的電阻值,可產生與溫度無關的第一輸出電壓vout1。可基于第十一放大器904中包括的晶體管(未示出)的漏極-源極飽和電壓確定第一輸出電壓vout1的最低電壓電平。
[0165]
圖10示出根據本公開的又一實施例的ldo穩壓器104的示意性電路圖。ldo穩壓器104可包括第一ptat電路202、第四放大電路802、第一分壓器206和第九輸出電路1002。圖10的ldo穩壓器104可被配置成產生第一輸出電壓vout1并且將所述第一輸出電壓vout1提供到功能電路106。
[0166]
第一ptat電路202、第四放大電路802和第一分壓器206的結構和功能性與圖8所描述的保持相同。圖8的ldo穩壓器104與圖10的ldo穩壓器104之間的區別在于,圖8的ldo穩壓器104中的第七輸出電路804被圖10的ldo穩壓器104中的第九輸出電路1002替換。
[0167]
第九輸出電路1002可與第四放大電路802(即,第十八電阻器r18和第十九電阻器r19的第一端)、第一分壓器206(即,第二電阻器r2的第二端)和功能電路106耦合。第九輸出電路1002可被配置成從第一分壓器206(即,第二電阻器r2的第二端)接收第二控制電壓vc2。另外,第九輸出電路1002可被配置成輸出第十三控制電壓vc13。基于第二控制電壓vc2和第十三控制電壓vc13,第九輸出電路1002可另外被配置成產生第一輸出電壓vout1并且將所述第一輸出電壓vout1提供到功能電路106。第九輸出電路1002可另外被配置成將第十三控制電壓vc13提供到第四放大電路802(即,第十八電阻器r18和第十九電阻器r19的第一端)。第九輸出電路1002可包括第十二放大器1004和第二十一電阻器r21。
[0168]
第十二放大器1004可與第一分壓器206(即,第二電阻器r2的第二端)、第二十一電阻器r21和功能電路106耦合。第十二放大器1004可包括可被配置成執行一個或多個操作的合適電路系統。例如,第十二放大器1004可被配置成從第一分壓器206(即,第二電阻器r2的第二端)接收第二控制電壓vc2。另外,第十二放大器1004可被配置成從第二十一電阻器r21接收第十三控制電壓vc13。在實施例中,第十二放大器1004分別在其正輸入端和負輸入端處接收第二控制電壓vc2和第十三控制電壓vc13。基于第二控制電壓vc2和第十三控制電壓vc13,第十二放大器1004可另外被配置成產生第一輸出電壓vout1并且將所述第一輸出電壓vout1提供到功能電路106。第一輸出電壓vout1可大于第二控制電壓vc2與第十三控制電壓vc13之間的差。
[0169]
第二十一電阻器r21具有可與第十二放大器1004(即,第十二放大器1004的輸出端)耦合的第一端。第二十一電阻器r21的第一端可另外被配置成從第十二放大器1004接收第一輸出電壓vout1。第二十一電阻器r21另外具有可與第四放大電路802(即,第十八電阻器r18和第十九電阻器r19的第一端)和第十二放大器1004(即,第十二放大器1004的負輸入端)耦合的第二端。第二十一電阻器r21可因此以負反饋配置與第十二放大器1004耦合。第二十一電阻器r21的第二端可被配置成輸出第十三控制電壓vc13并且將所述第十三控制電壓vc13提供到第四放大電路802(即,第十八電阻器r18和第十九電阻器r19的第一端)和第十二放大器1004(即,第十二放大器1004的負輸入端)。第十三控制電壓vc13可等于第一輸出電壓vout1與第二十一電阻器r21兩端的壓降之間的差。由第九輸出電路1002產生的第一輸出電壓vout1可如以下等式(9)所示來確定:
[0170]
[0171]
其中,
[0172]
等于第十三控制電壓vc13,并且
[0173]
等于第二十一電阻器r21兩端的壓降。
[0174]
第一基極-發射極電壓vbe1與第二基極-發射極電壓vbe2之間的差(即,δvbe)具有正溫度系數,而第二基極-發射極電壓vbe2具有負溫度系數。因此,基于第一電阻器r1、第二電阻器r2、第三電阻器r3和第十八電阻器r18的電阻值以及第二十一電阻器r21的電阻值,可輸出與溫度無關的第一輸出電壓vout1。可基于包括在第十二放大器1004中的晶體管(未示出)的漏極-源極飽和電壓確定第一輸出電壓vout1的最低電壓電平。
[0175]
圖11示出根據本公開的又一實施例的ldo穩壓器104的示意性電路圖。ldo穩壓器104可包括第一ptat電路202、第四放大電路802、第四分壓器1102和第十輸出電路1104。圖11的ldo穩壓器104可被配置成產生第一輸出電壓vout1并且將所述第一輸出電壓vout1提供到功能電路106。
[0176]
第四放大電路802和第一ptat電路202的結構和功能性與圖8所描述的保持相同。圖8的ldo穩壓器104與圖11的ldo穩壓器104之間的區別在于,圖8的ldo穩壓器104中的第一分壓器206和第七輸出電路804分別被圖11的ldo穩壓器104中的第四分壓器1102和第十輸出電路1104替換。
[0177]
第四分壓器1102可耦合在第一ptat電路202(即,第二晶體管t2的第二端)與接地端之間。另外,第四分壓器1102可與第四放大電路802(即,電壓-電流轉換器806)和第十輸出電路1104耦合。第四分壓器1102可被配置成從第二晶體管t2的第二端接收與第二晶體管t2相關聯的第二基極-發射極電壓vbe2。另外,第四分壓器1102可被配置成從電壓-電流轉換器806接收第十五電流i15。基于第二基極-發射極電壓vbe2和第十五電流i15,第四分壓器1102可另外被配置成輸出第十四控制電壓vc14。在實施例中,第二基極-發射極電壓vbe2為第十四控制電壓vc14的按比例縮放版本。第四分壓器1102可另外被配置成將第十四控制電壓vc14提供到第十輸出電路1104。第四分壓器1102可包括各自具有第一端和第二端的第二十二電阻器r22和第二十三電阻器r23。
[0178]
第二十二電阻器r22的第一端可與第四放大電路802(即,電壓-電流轉換器806)和第十輸出電路1104耦合。第二十二電阻器r22的第一端可被配置成從第四放大電路802(即,電壓-電流轉換器806)接收第十五電流i15。另外,第二十二電阻器r22的第一端可被配置成輸出第十四控制電壓vc14并且將所述第十四控制電壓vc14提供到第十輸出電路1104。第二十二電阻器r22的第二端可與第一ptat電路202(即,第二晶體管t2的第二端)耦合。第二十二電阻器r22的第二端可被配置成從第一ptat電路202接收與第二晶體管t2相關聯的第二基極-發射極電壓vbe2。因此基于第十五電流i15和第二基極-發射極電壓vbe2輸出第十四控制電壓vc14。第二十三電阻器r23的第一端可與第二十二電阻器r22的第二端耦合。另外,第二十三電阻器r23的第二端可與接地端耦合。
[0179]
盡管示出了單個電阻器(即,第二十三電阻器r23)耦合在第二十二電阻器r22與接地端之間,但對于本領域的技術人員來說將顯而易見的是本公開的范圍不限于此。在各種其它實施例中,在不脫離本公開的范圍的情況下,串聯的兩個或更多個電阻器可耦合在第
二十二電阻器r22與接地端之間。在此情境下,串聯的兩個或更多個電阻器的總電阻值等于第二十三電阻器r23的電阻值。
[0180]
第十輸出電路1104可與第四放大電路802(即,第十八電阻器r18和第十九電阻器r19的第一端)和第四分壓器1102(即,第二十二電阻器r22的第一端)耦合。另外,第十輸出電路1104可與第一ptat電路202(即,第二晶體管t2的第一端)和功能電路106耦合。第十輸出電路1104可被配置成從第四分壓器1102(即,第二十二電阻器r22的第一端)接收第十四控制電壓vc14。另外,第十輸出電路1104可被配置成從第一ptat電路202(即,第二晶體管t2的第一端)接收第二集電極-發射極電壓vce2。基于第十四控制電壓vc14和第二集電極-發射極電壓vce2,第十輸出電路1104可另外被配置成產生第一輸出電壓vout1。第十輸出電路1104可另外被配置成將第一輸出電壓vout1提供到功能電路106和第四放大電路802(即,第十八電阻器r18和第十九電阻器r19的第一端)。在當前優選的實施例中,第十輸出電路1104可對應于第十三放大器1106。
[0181]
第十三放大器1106可與第四分壓器1102(即,第二十二電阻器r22的第一端)和第一ptat電路202(即,第二晶體管t2的第一端)耦合。另外,第十三放大器1106可與第四放大電路802(即,第十八電阻器r18和第十九電阻器r19的第一端)和功能電路106耦合。第十三放大器1106可包括可被配置成執行一個或多個操作的合適電路系統。例如,第十三放大器1106可被配置成從第四分壓器1102(即,第二十二電阻器r22的第一端)接收第十四控制電壓vc14。另外,第十三放大器1106可被配置成從第一ptat電路202(即,第二晶體管t2的第一端)接收第二集電極-發射極電壓vce2。在實施例中,第十三放大器1106分別在其正輸入端和負輸入端處接收第十四控制電壓vc14和第二集電極-發射極電壓vce2。基于第十四控制電壓vc14和第二集電極-發射極電壓vce2,第十三放大器1106可另外被配置成產生第一輸出電壓vout1。另外,第十三放大器1106可被配置成將第一輸出電壓vout1提供到功能電路106和第四放大電路802(即,第十八電阻器r18和第十九電阻器r19的第一端)。第一輸出電壓vout1可大于第十四控制電壓vc14與第二集電極-發射極電壓vce2之間的差。由第十輸出電路1104產生的第一輸出電壓vout1可如以下等式(10)所示來確定:
[0182][0183]
其中,
[0184]
等于第十四控制電壓vc14。
[0185]
第一基極-發射極電壓vbe1與第二基極-發射極電壓vbe2之間的差(即,δvbe)具有正溫度系數,而第二基極-發射極電壓vbe2具有負溫度系數。因此,基于第一電阻器r1和第十八電阻器r18的電阻值以及第二十二電阻器r22和第二十三電阻器r23的電阻值,可產生與溫度無關的第一輸出電壓vout1。可基于包括在第十三放大器1106中的晶體管(未示出)的漏極-源極飽和電壓確定第一輸出電壓vout1的最低電壓電平。
[0186]
盡管圖11示出了第四放大電路802包括電壓-電流轉換器806以輸出第十五電流i15,對于本領域的技術人員來說將顯而易見的是本公開的范圍不限于此。在各種其它實施例中,在不脫離本公開的范圍的情況下,電壓-電流轉換器806可由電阻器(未示出)替換。在此情境下,電阻器可耦合在第一晶體管t1的第一端與第二晶體管t2的第二端之間。另外,第
十三放大器1106的負端可與第一晶體管t1的第一端耦合,并且第四分壓器1102可與第二晶體管t2的第一端耦合。
[0187]
圖12示出根據本公開的又一實施例的ldo穩壓器104的示意性電路圖。ldo穩壓器104可包括第一ptat電路202、第五放大電路1202、第五分壓器1204和第十一輸出電路1206。圖12的ldo穩壓器104可被配置為產生第一輸出電壓vout1并且將所述第一輸出電壓vout1提供到功能電路106。
[0188]
第一ptat電路202的結構和功能性與圖8所描述的保持相同。圖8的ldo穩壓器104與圖12的ldo穩壓器104之間的區別在于,圖8的ldo穩壓器104中的第四放大電路802、第一分壓器206和第七輸出電路804分別被圖12的ldo穩壓器104中的第五放大電路1202、第五分壓器1204和第十一輸出電路1206替換。
[0189]
第五放大電路1202可與電源102、第一ptat電路202(即,第一晶體管t1和第二晶體管t2的第一端)、第五分壓器1204和第十一輸出電路1206耦合。第五放大電路1202可被配置成從電源102接收電源電壓vdd,并且從第一ptat電路202(即,分別為第一晶體管t1和第二晶體管t2的第一端)接收第一集電極-發射極電壓vce1和第二集電極-發射極電壓vce2。另外,第五放大電路1202可被配置成從第十一輸出電路1206接收第一輸出電壓vout1。第五放大電路1202可與第一晶體管t1的第一端耦合,使得由第一晶體管t1的第一端輸出的第一電流i1從第五放大電路1202流入。基于電源電壓vdd和第一集電極-發射極電壓vce1和第二集電極-發射極電壓vce2,第五放大電路1202可另外被配置成輸出第十五電流i15。第五放大電路1202可包括電壓-電流轉換器806、第十八電阻器r18和第十九電阻器r19以及第二十四電阻器r24和第二十五電阻器r25。
[0190]
電壓-電流轉換器806以及第十八電阻器r18和第十九電阻器r19的功能性與圖8所描述的保持相同。在圖12的ldo穩壓器104中,第十五電流i15的一部分(在下文被稱為“第十六電流i16”)被提供(即,供應)到第五分壓器1204。
[0191]
第二十四電阻器r24具有第一端和第二端。第二十四電阻器r24的第一端可與電壓-電流轉換器806和第一ptat電路202(即,第一晶體管t1的第一端)耦合。第二十四電阻器r24的第一端可被配置成從第一ptat電路202(即,第一晶體管t1的第一端)接收第一集電極-發射極電壓vce1。第二十四電阻器r24的第二端可與第一ptat電路202(即,第一晶體管t1和第二晶體管t2的第二端)和第五分壓器1204耦合。
[0192]
第二十五電阻器r25具有第一端和第二端。第二十五電阻器r25的第一端可與電壓-電流轉換器806和第五分壓器1204耦合。第二十五電阻器r25的第一端可被配置成從電壓-電流轉換器806接收第十五電流i15的另一部分(在下文被稱為“第十七電流i17”)。換句話說,第十五電流i15可等于第十六電流i16和第十七電流i17的總和。第二十五電阻器r25的第二端可與第一ptat電路202(即,第二晶體管t2的第一端)和第十一輸出電路1206耦合。第二十五電阻器r25的第二端可被配置成接收第二集電極-發射極電壓vce2。在實施例中,第二十四電阻器r24和第二十五電阻器r25的電阻值相等。
[0193]
第五分壓器1204可與第一ptat電路202(即,第二晶體管t2的第二端)和接地端耦合。另外,第五分壓器1204可與第五放大電路1202(即,電壓-電流轉換器806)、第二十五電阻器r25的第一端和第十一輸出電路1206耦合。第五分壓器1204可被配置成從第二晶體管t2的第二端接收與第二晶體管t2相關聯的第二基極-發射極電壓vbe2。另外,第五分壓器
1204可被配置成從電壓-電流轉換器806和第二十五電阻器r25的第一端接收第十六電流i16。基于第二基極-發射極電壓vbe2和第十六電流i16,第五分壓器1204可另外被配置成輸出第十五控制電壓vc15。在實施例中,第十五控制電壓vc15為第二基極-發射極電壓vbe2的按比例縮放版本。第五分壓器1204可另外被配置成將第十五控制電壓vc15提供到第十一輸出電路1206。第五分壓器1204可包括各自具有第一端和第二端的第二十六電阻器r26和第二十七電阻器r27。
[0194]
第二十六電阻器r26的第一端可與第一ptat電路202(即,第二晶體管t2的第二端)、第五放大電路1202(即,電壓-電流轉換器806)和第二十五電阻器r25的第一端耦合。第二十六電阻器r26的第一端可被配置成從第二晶體管t2的第二端接收第二基極-發射極電壓vbe2,并且從電壓-電流轉換器806和第二十五電阻器r25的第一端接收第十六電流i16。第二十六電阻器r26的第二端可與第十一輸出電路1206耦合。第二十六電阻器r26的第二端可被配置成輸出第十五控制電壓vc15并且將所述第十五控制電壓vc15提供到第十一輸出電路1206。第二十七電阻器r27的第一端可與第二十六電阻器r26的第二端耦合,并且第二十七電阻器r27的第二端可與接地端耦合。
[0195]
盡管示出了單個電阻器(即,第二十七電阻器r27)耦合在第二十六電阻器r26與接地端之間,但對于本領域的技術人員來說將顯而易見的是本公開的范圍不限于此。在各種其它實施例中,在不脫離本公開的范圍的情況下,串聯的兩個或更多個電阻器可耦合在第二十六電阻器r26與接地端之間。在此情境下,串聯的兩個或更多個電阻器的總電阻值等于第二十七電阻器r27的電阻值。另外,第十五控制電壓vc15可在串聯的兩個或更多個電阻器的任何中間端處輸出。
[0196]
第十一輸出電路1206可與第五放大電路1202(即,第十八電阻器r18和第十九電阻器r19的第一端)和第五分壓器1204(即,第二十六電阻器r26的第二端)耦合。另外,第十一輸出電路1206可與第一ptat電路202(即,第二晶體管t2的第一端)和功能電路106耦合。第十一輸出電路1206可被配置成從第五分壓器1204(即,第二十六電阻器r26的第二端)接收第十五控制電壓vc15。另外,第十一輸出電路1206可被配置成從第一ptat電路202(即,第二晶體管t2的第一端)接收第二集電極-發射極電壓vce2。基于第二集電極-發射極電壓vce2和第十五控制電壓vc15,第十一輸出電路1206可另外被配置成產生第一輸出電壓vout1。第十一輸出電路1206可另外被配置成將第一輸出電壓vout1提供到功能電路106和第五放大電路1202(即,第十八電阻器r18和第十九電阻器r19的第一端)。在當前優選的實施例中,第十一輸出電路1206對應于第十四放大器1208。
[0197]
第十四放大器1208可與第五分壓器1204(即,第二十六電阻器r26的第二端)和第一ptat電路202(即,第二晶體管t2的第一端)耦合。另外,第十四放大器1208可與第五放大電路1202(即,第十八電阻器r18和第十九電阻器r19的第一端)和功能電路106耦合。第十四放大器1208可包括可被配置成執行一個或多個操作的合適電路系統。例如,第十四放大器1208可被配置成從第五分壓器1204(即,第二十六電阻器r26的第二端)接收第十五控制電壓vc15。另外,第十四放大器1208可被配置成從第一ptat電路202(即,第二晶體管t2的第一端)接收第二集電極-發射極電壓vce2。在實施例中,第十四放大器1208在其正輸入端和負輸入端處分別接收第十五控制電壓vc15和第二集電極-發射極電壓vce2。
[0198]
基于第十五控制電壓vc15和第二集電極-發射極電壓vce2,第十四放大器1208可
另外被配置成產生第一輸出電壓vout1。另外,第十四放大器1208可被配置成將第一輸出電壓vout1提供到功能電路106和第五放大電路1202(即,第十八電阻器r18和第十九電阻器r19的第一端)。第一輸出電壓vout1可大于第十五控制電壓vc15與第二集電極-發射極電壓vce2之間的差。由第十一輸出電路1206產生的第一輸出電壓vout1可如以下等式(11)所示來確定:
[0199][0200]
其中,
[0201]
等于第十五控制電壓vc15。
[0202]
第一基極-發射極電壓vbe1與第二基極-發射極電壓vbe2之間的差(即,δvbe)具有正溫度系數,而第二基極-發射極電壓vbe2具有負溫度系數。因此,基于第一電阻器r1、第十八電阻器r18和第二十五電阻器到第二十七電阻器r25-r27的電阻值,可產生與溫度無關的第一輸出電壓vout1。可基于包括在第十四放大器1208中的晶體管(未示出)的漏極-源極飽和電壓確定第一輸出電壓vout1的最低電壓電平。
[0203]
圖13示出根據本公開的又一實施例的ldo穩壓器104的示意性電路圖。ldo穩壓器104可包括第一ptat電路202、第六放大電路1302、第一分壓器206和第十二輸出電路1304。圖13的ldo穩壓器104可被配置成產生第一輸出電壓vout1并且將所述第一輸出電壓vout1提供到功能電路106。
[0204]
第一ptat電路202和第一分壓器206的結構和功能性與圖8所描述的保持相同。圖8的ldo穩壓器104與圖13的ldo穩壓器104之間的區別在于,圖8的ldo穩壓器104中的第四放大電路802和第七輸出電路804分別被圖13的ldo穩壓器104中的第六放大電路1302和第十二輸出電路1304替換。
[0205]
第六放大電路1302可與電源102、第一ptat電路202(即,第一晶體管t1和第二晶體管t2的第一端)、第一分壓器206和第十二輸出電路1304耦合。第六放大電路1302可被配置成從電源102接收電源電壓vdd。另外,第六放大電路1302可被配置成從第一ptat電路202(即,分別為第一晶體管t1和第二晶體管t2的第一端)接收第一集電極-發射極電壓vce1和第二集電極-發射極電壓vce2,并且從第十二輸出電路1304接收第一輸出電壓vout1。第六放大電路1302可與第一晶體管t1的第一端耦合,使得第一電流i1從第六放大電路1302流入。基于電源電壓vdd和第一集電極-發射極電壓vce1和第二集電極-發射極電壓vce2,第六放大電路1302可另外被配置成輸出第十五電流i15。第六放大電路1302可另外被配置成將第十五電流i15提供(即,供應)到第一分壓器206。第六放大電路1302可包括電壓-電流轉換器806、第十八電阻器r18和第十九電阻器r19,以及第二十八電阻器r28和第二十九電阻器r29。
[0206]
電壓-電流轉換器806以及第十八電阻器r18和第十九電阻器r19的功能性與圖8所描述的保持相同。第二十八電阻器r28具有第一端和第二端。第二十八電阻器r28的第一端可與電壓-電流轉換器806和第一ptat電路202(即,第一晶體管t1的第一端)耦合。第二十八電阻器r28的第一端可被配置成從第一ptat電路202(即,從第一晶體管t1的第一端)接收第一集電極-發射極電壓vce1。第二十八電阻器r28的第二端可與接地端耦合。
[0207]
第二十九電阻器r29具有第一端和第二端。第二十九電阻器r29的第一端可與電壓-電流轉換器806和第一ptat電路202(即,第二晶體管t2的第一端)耦合。第二十九電阻器r29的第一端可被配置成從第一ptat電路202(即,從第二晶體管t2的第一端)接收第二集電極-發射極電壓vce2。另外,第二十九電阻器r29的第二端可與接地端耦合。在實施例中,第二十八電阻器r28和第二十九電阻器r29的電阻值相等。
[0208]
第十二輸出電路1304可與第六放大電路1302(即,第十八電阻器r18和第十九電阻器r19的第一端)、第一分壓器206、第一ptat電路202(即,第二晶體管t2的第一端)和功能電路106耦合。第十二輸出電路1304可被配置成從第一分壓器206(即,第二電阻器r2的第二端)接收第二控制電壓vc2。另外,第十二輸出電路1304可被配置成從第一ptat電路202(即,第二晶體管t2的第一端)接收第二集電極-發射極電壓vce2。基于第二集電極-發射極電壓vce2和第二控制電壓vc2,第十二輸出電路1304可另外被配置成產生第一輸出電壓vout1。另外,第十二輸出電路1304可另外被配置成將第一輸出電壓vout1提供到功能電路106和第六放大電路1302(即,第十八電阻器r18和第十九電阻器r19的第一端)。在當前優選的實施例中,第十二輸出電路1304對應于第十五放大器1306。
[0209]
第十五放大器1306可與第一分壓器206(即,第二電阻器r2的第二端)和第一ptat電路202(即,第二晶體管t2的第一端)耦合。另外,第十五放大器1306可與第六放大電路1302(即,第十八電阻器r18和第十九電阻器r19的第一端)和功能電路106耦合。第十五放大器1306可包括可被配置成執行一個或多個操作的合適電路系統。例如,第十五放大器1306可被配置成從第一分壓器206(即,第二電阻器r2的第二端)接收第二控制電壓vc2。另外,第十五放大器1306可被配置成從第一ptat電路202(即,第二晶體管t2的第一端)接收第二集電極-發射極電壓vce2。在實施例中,第十五放大器1306分別在其正輸入端和負輸入端處接收第二控制電壓vc2和第二集電極-發射極電壓vce2。基于第二控制電壓vc2和第二集電極-發射極電壓vce2,第十五放大器1306可另外被配置成產生第一輸出電壓vout1。另外,第十五放大器1306可被配置成將第一輸出電壓vout1提供到功能電路106和第六放大電路1302(即,第十八電阻器r18和第十九電阻器r19的第一端)。第一輸出電壓vout1可大于第二控制電壓vc2與第二集電極-發射極電壓vce2之間的差。由第十二輸出電路1304產生的第一輸出電壓vout1可如以下等式(12)所示來確定:
[0210][0211]
其中,
[0212]
等于第二控制電壓vc2。
[0213]
第一基極-發射極電壓vbe1與第二基極-發射極電壓vbe2之間的差(即,δvbe)具有正溫度系數,而第二基極-發射極電壓vbe2具有負溫度系數。因此,基于第一電阻器r1、第二電阻器r2、第三電阻器r3、第十八電阻器r18和第二十八電阻器r28的電阻值,可產生與溫度無關的第一輸出電壓vout1。可基于包括在第十五放大器1306中的晶體管(未示出)的漏極-源極飽和電壓確定第一輸出電壓vout1的最低電壓電平。
[0214]
圖14示出根據本公開的又一實施例的ldo穩壓器104的示意性電路圖。ldo穩壓器104可包括第一ptat電路202、第七放大電路1402、第三十電阻器r30和第十三輸出電路
1404。圖14的ldo穩壓器104可被配置成產生第一輸出電壓vout1并且將所述第一輸出電壓vout1提供到功能電路106。
[0215]
第一ptat電路202的結構和功能性與圖2所描述的保持相同。圖2的ldo穩壓器104與圖14的ldo穩壓器104之間的區別在于,圖2的ldo穩壓器104中的第一放大電路204和第一輸出電路208分別被圖14的ldo穩壓器104中的第七放大電路1402和第十三輸出電路1404替換。另外,圖14的ldo穩壓器104中不存在第一分壓器206。
[0216]
第七放大電路1402可與電源102、第一ptat電路202(即,第一晶體管t1和第二晶體管t2的第一端)、第三十電阻器r30和第十三輸出電路1404耦合。第七放大電路1402可被配置成從電源102接收電源電壓vdd。另外,第七放大電路1402可與第一晶體管t1的第一端耦合,使得第一電流i1可從第七放大電路1402流入。第七放大電路1402可另外被配置成從第一ptat電路202接收第一集電極-發射極電壓vce1和第二集電極-發射極電壓vce2,并且從第十三輸出電路1404接收第一輸出電壓vout1。基于第一集電極-發射極電壓vce1和第二集電極-發射極電壓vce2、第一輸出電壓vout1和電源電壓vdd,第七放大電路1402可另外被配置成輸出第十八電流i18和第十九電流i19。第十八電流i18和第十九電流i19可共同地被稱為“第四組電流i18和i19”。第七放大電路1402可另外被配置成將第十八電流i18提供(即,供應)到第三十電阻器r30,并且將第十九電流i19提供到第十三輸出電路1404。第七放大電路1402可包括第十六放大器1406、第三十一電阻器r31和第三十二電阻器r32以及第七電流鏡電路1408。
[0217]
第三十一電阻器r31具有第一端和第二端。第三十一電阻器r31的第一端可與第十三輸出電路1404耦合。第三十一電阻器r31的第一端可被配置成從第十三輸出電路1404接收第一輸出電壓vout1。第三十一電阻器r31的第二端可與第一ptat電路202(即,第一晶體管t1的第一端)和第十六放大器1406耦合。
[0218]
第三十二電阻器r32具有第一端和第二端。第三十二電阻器r32的第一端可與第十三輸出電路1404和第三十一電阻器r31的第一端耦合。第三十二電阻器r32的第一端可被配置成從第十三輸出電路1404接收第一輸出電壓vout1。第三十二電阻器r32的第二端可與第一ptat電路202(即,第二晶體管t2的第一端)和第十六放大器1406耦合。在當前優選的實施例中,第三十一電阻器r31的電阻值等于第三十二電阻器r32的電阻值。
[0219]
第十六放大器1406可與第一ptat電路202(即,第一晶體管t1和第二晶體管t2的第一端)耦合。第十六放大器1406可包括可被配置成執行一個或多個操作的合適電路系統。例如,第十六放大器1406可被配置成從第一ptat電路202(即,分別為第一晶體管t1和第二晶體管t2的第一端)接收第一集電極-發射極電壓vce1和第二集電極-發射極電壓vce2。在實施例中,第十六放大器1406分別在其正輸入端和負輸入端處接收第一集電極-發射極電壓vce1和第二集電極-發射極電壓vce2。基于第一集電極-發射極電壓vce1和第二集電極-發射極電壓vce2,第十六放大器1406可另外被配置成產生第十六控制電壓vc16。第十六控制電壓vc16可大于第一集電極-發射極電壓vce1與第二集電極-發射極電壓vce2之間的差。
[0220]
第七電流鏡電路1408可與電源102、第十六放大器1406、第三十電阻器r30和第十三輸出電路1404耦合。第七電流鏡電路1408可包括可被配置成執行一個或多個操作的合適電路系統。例如,第七電流鏡電路1408可被配置成從電源102接收電源電壓vdd并且從第十六放大器1406接收第十六控制電壓vc16。基于第十六控制電壓vc16和電源電壓vdd,第七電
流鏡電路1408可被配置成輸出第十八電流i18和第十九電流i19。第十九電流i19可為第十八電流i18的按比例縮放版本。為了繼續進行論述,假設第十九電流i19為第十八電流i18的“k4”倍,其中“k4”為第四縮放因子。在一個例子中,第四縮放因子“k4”小于一。第七電流鏡電路1408可另外被配置成分別將第十八電流i18和第十九電流i19提供(即,供應)到第三十電阻器r30和第十三輸出電路1404。
[0221]
第三十電阻器r30具有第一端和第二端。第三十電阻器r30的第一端可與第一ptat電路202(即,第二晶體管t2的第二端)和第七放大電路1402(即,第七電流鏡電路1408)耦合。第三十電阻器r30的第一端可被配置成從第一ptat電路202(即,第二晶體管t2的第二端)接收第二基極-發射極電壓vbe2,并且從第七放大電路1402(即,第七電流鏡電路1408)接收第十八電流i18。第三十電阻器r30的第二端可與接地端耦合。因此,基于第二基極-發射極電壓vbe2進一步輸出第十八電流i18。由于第十九電流i19為第十八電流i18的按比例縮放版本,因此基于第二基極-發射極電壓vbe2進一步輸出第十九電流i19。
[0222]
第十三輸出電路1404可與第七放大電路1402(即,第三十一電阻器r31和第三十二電阻器r32以及第七電流鏡電路1408的第一端)耦合。另外,第十三輸出電路1404可與第一ptat電路202(即,第二晶體管t2的第一端)和功能電路106耦合。第十三輸出電路1404可被配置成從第七電流鏡電路1408接收第十九電流i19。另外,第十三輸出電路1404可被配置成從第一ptat電路202(即,第二晶體管t2的第一端)接收第二集電極-發射極電壓vce2。基于第二集電極-發射極電壓vce2和第十九電流i19,第十三輸出電路1404可另外被配置成產生第一輸出電壓vout1。另外,第十三輸出電路1404可被配置成將第一輸出電壓vout1提供到功能電路106和第七放大電路1402(即,第三十一電阻器r31和第三十二r32的第一端)。第十三輸出電路1404可包括第十七放大器1410和第三十三電阻器r33。
[0223]
第十七放大器1410可與第一ptat電路202(即,第二晶體管t2的第一端)、第七放大電路1402(即,第三十一電阻器r31和第三十二電阻器r32的第一端以及第七電流鏡電路1408)以及功能電路106耦合。第十七放大器1410可包括可被配置成執行一個或多個操作的合適電路系統。例如,第十七放大器1410可被配置成接收第十七控制電壓vc17。另外,第十七放大器1410可被配置成從第一ptat電路202(即,第二晶體管t2的第一端)接收第二集電極-發射極電壓vce2。在實施例中,第十七放大器1410分別在其正輸入端和負輸入端處接收第十七控制電壓vc17和第二集電極-發射極電壓vce2。
[0224]
基于第十七控制電壓vc17和第二集電極-發射極電壓vce2,第十七放大器1410可另外被配置成產生第一輸出電壓vout1。另外,第十七放大器1410可被配置成將第一輸出電壓vout1提供到功能電路106以及第三十一電阻器r31和第三十二電阻器r32的第一端。第一輸出電壓vout1可大于第十七控制電壓vc17與第二集電極-發射極電壓vce2之間的差。
[0225]
第三十三電阻器r33具有第一端和第二端。第三十三電阻器r33的第一端可與第七放大電路1402(即,第七電流鏡電路1408)和第十七放大器1410(即,第十七放大器1410的正輸入端)耦合。第三電阻器r33的第一端可被配置成從第七放大電路1402(即,第七電流鏡電路1408)接收第十九電流i19,并且輸出第十七控制電壓vc17。第三十三電阻器r33的第一端可被配置成將第十七控制電壓vc17提供到第十七放大器1410(即,第十七放大器1410的正輸入端)。第三十三電阻器r33的第二端可與接地端耦合。在實施例中,第三十三電阻器r33的電阻值等于第三十一電阻器r31和第三十二電阻器r32的電阻值。由第十三輸出電路1404
產生的第一輸出電壓vout1可如以下等式(13)所示來確定:
[0226][0227]
其中,
[0228]
等于第三十三電阻器r33兩端的壓降,并且
[0229]
等于第三十二電阻器r32兩端的壓降。
[0230]
第一基極-發射極電壓vbe1與第二基極-發射極電壓vbe2之間的差(即,δvbe)具有正溫度系數,而第二基極-發射極電壓vbe2具有負溫度系數。因此,基于第一電阻器r1、第三十電阻器r30和第三十三電阻器r33的電阻值,可輸出與溫度無關的第一輸出電壓vout1。可基于包括在第十七放大器1410中的晶體管(未示出)的漏極-源極飽和電壓確定第一輸出電壓vout1的最低電壓電平。
[0231]
圖15示出根據本公開的又一實施例的ldo穩壓器104的示意性電路圖。ldo穩壓器104可包括第一ptat電路202、第七放大電路1402、第三十電阻器r30和第十四輸出電路1502。ldo穩壓器104可被配置成產生第一輸出電壓vout1和第二輸出電壓vout2并且將所述第一輸出電壓vout1和所述第二輸出電壓vout2提供到功能電路106。
[0232]
第七放大電路1402、第一ptat電路202和第三十電阻器r30的結構和功能性與圖14所描述的保持相同。圖14的ldo穩壓器104與圖15的ldo穩壓器104之間的區別在于,圖14的ldo穩壓器104中的第十三輸出電路1404被圖15的ldo穩壓器104中的第十四輸出電路1502替換。
[0233]
第十四輸出電路1502可與第七放大電路1402(即,第三十一電阻器r31和第三十二電阻器r32的第一端以及第七電流鏡電路1408)、第一ptat電路202(即,第二晶體管t2的第一端)以及功能電路106耦合。第十四輸出電路1502可被配置成從第七電流鏡電路1408接收第十九電流i19。另外,第十四輸出電路1502可被配置成從第一ptat電路202(即,第二晶體管t2的第一端)接收第二集電極-發射極電壓vce2。基于第二集電極-發射極電壓vce2和第十九電流i19,第十四輸出電路1502可另外被配置成產生第一輸出電壓vout1和第二輸出電壓vout2。另外,第十四輸出電路1502可被配置成將第一輸出電壓vout1和第二輸出電壓vout2提供到功能電路106。第十四輸出電路1502可另外被配置成將第一輸出電壓vout1提供到第七放大電路1402(即,第三十一電阻器r31和第三十二電阻器r32的第一端)。第十四輸出電路1502可包括第十八放大器1504和第三十四電阻器r34。
[0234]
第十八放大器1504可與第一ptat電路202(即,第二晶體管t2的第一端)和功能電路106耦合。另外,第十八放大器1504可與第七放大電路1402(即,第三十一電阻器r31和第三十二電阻器r32的第一端以及第七電流鏡電路1408)耦合。第十八放大器1504可包括可被配置成執行一個或多個操作的合適電路系統。例如,第十八放大器1504可被配置成接收第十八控制電壓vc18。另外,第十八放大器1504可被配置成從第一ptat電路202(即,第二晶體管t2的第一端)接收第二集電極-發射極電壓vce2。在實施例中,第十八放大器1504分別在其正輸入端和負輸入端處接收第十八控制電壓vc18和第二集電極-發射極電壓vce2。
[0235]
基于第十八控制電壓vc18和第二集電極-發射極電壓vce2,第十八放大器1504可另外被配置成產生第一輸出電壓vout1和第二輸出電壓vout2。第一輸出電壓vout1大于第
二輸出電壓vout2。第一輸出電壓vout1與第二輸出電壓vout2之間的差可大于第十八控制電壓vc18與第二集電極-發射極電壓vce2之間的差。另外,第十八放大器1504可被配置成將第一輸出電壓vout1和第二輸出電壓vout2提供到功能電路106。在實施例中,第十八放大器1504分別借助于其正輸出端和負輸出端將第一輸出電壓vout1和第二輸出電壓vout2提供到功能電路106。第十八放大器1504可被配置成將第一輸出電壓vout1提供到第三十一電阻器r31和第三十二電阻器r32的第一端。
[0236]
盡管圖15示出了分別借助于第十八放大器1504的正輸出端和負輸出端提供第一輸出電壓vout1和第二輸出電壓vout2,但是對于本領域的技術人員來說將顯而易見的是本公開的范圍不限于此。在各種其它實施例中,在不脫離本公開的范圍的情況下,可借助于第十八放大器1504的負輸出端和正輸出端來提供第一輸出電壓vout1和第二輸出電壓vout2。在此情境下,第十九電流i19的方向反轉(即,第十九電流i19由第七電流鏡電路1408輸出,使得第十九電流i19從第十四輸出電路1502流入)。
[0237]
第三十四電阻器r34具有第一端和第二端。第三十四電阻器r34的第一端可與第十八放大器1504(即,第十八放大器1504的負輸出端)耦合。第三十四電阻器r34的第一端可被配置成從第十八放大器1504(即,第十八放大器1504的負輸出端)接收第二輸出電壓vout2。第三十四電阻器r34的第二端可與第七放大電路1402(即,第七電流鏡電路1408)和第十八放大器1504(即,第十八放大器1504的正輸入端)耦合。因此,第三電阻器r34可以正反饋配置與第十八放大器1504耦合。第三十四電阻器r34的第二端可被配置成從第七放大電路1402(即,從第七電流鏡電路1408)接收第十九電流i19,并且輸出第十八控制電壓vc18。另外,第三電阻器r34的第二端可被配置成將第十八控制電壓vc18提供到第十八放大器1504(即,第十八放大器1504的正輸入端)。在實施例中,第三十四電阻器r34的電阻值等于第三十一電阻器r31和第三十二電阻器r32的電阻值。
[0238]
第一輸出電壓vout1與第二輸出電壓vout2之間的差可如以下等式(14)所示來確定:
[0239][0240]
其中,
[0241]
等于第十八控制電壓vc18,并且
[0242]
等于第三十二電阻器r32兩端的壓降。
[0243]
第一基極-發射極電壓vbe1與第二基極-發射極電壓vbe2之間的差(即,δvbe)具有正溫度系數,而第二基極-發射極電壓vbe2具有負溫度系數。因此,基于第一電阻器r1、第三十電阻器r30和第三十四電阻器r34的電阻值,第一輸出電壓vout1與第二輸出電壓vout2之間的差可以是與溫度無關的。可基于包括在第十八放大器1504中的晶體管(未示出)的漏極-源極飽和電壓確定第一輸出電壓vout1的最低電壓電平。
[0244]
圖16示出根據本公開的又一實施例的ldo穩壓器104的示意性電路圖。ldo穩壓器104可包括第二ptat電路1602、第八放大電路1604和第十五輸出電路1606。另外,ldo穩壓器104可包括第三十五電阻器r35。圖16的ldo穩壓器104可被配置成產生第一輸出電壓vout1并且將所述第一輸出電壓vout1提供到功能電路106。
[0245]
第二ptat電路1602可耦合在第八放大電路1604與接地端之間,并且另外與第三十五電阻器r35耦合。第二ptat電路1602可被配置成輸出第二十電流i20。可輸出第二十電流i20以使得第二十電流i20從第八放大電路1604流入。第二ptat電路1602可包括第三晶體管t3和第四晶體管t4以及第三十六電阻器r36。
[0246]
第三晶體管t3和第四晶體管t4中的每一個具有第一端到第三端。第三晶體管t3和第四晶體管t4的第一端可與接地端耦合。第三晶體管t3的第二端可與第四晶體管t4的第二端耦合。第三晶體管t3的第三端可與第三十六電阻器r36耦合。另外,第四晶體管t4的第三端可與第八放大電路1604耦合。第四晶體管t4的第三端可被配置成從第八放大電路1604接收第二十一電流i21。第三十六電阻器r36具有可分別與第八放大電路1604和第三晶體管t3的第三端耦合的第一端和第二端。第三十六電阻器r36的第一端可被配置成接收第二十電流i20。另外,第三十六電阻器r36的第一端和第四晶體管t4的第三端可被配置成輸出第十九控制電壓vc19和第二十控制電壓vc20。在實施例中,第三晶體管t3和第四晶體管t4為pnp晶體管,并且第三晶體管t3和第四晶體管t4的第一端到第三端分別對應于集電極端、基極端和發射極端。另外,第三晶體管t3的大小可大于第四晶體管t4的大小。在例子中,第三晶體管t3的大小為第四晶體管t4的大小的
‘8’
倍。
[0247]
由于第三晶體管t3和第四晶體管t4的第二端和第三端對應于基極端和發射極端,因此對于本領域的技術人員來說將顯而易見的是,可在第三晶體管t3和第四晶體管t4的第二端與第三端之間的接合點處產生基極-發射極電壓。例如,可在第三晶體管t3的第二端與第三端之間的接合點處產生第三基極-發射極電壓vbe3。類似地,可在第四晶體管t4的第二端與第三端之間的接合點處產生第四基極-發射極電壓vbe4。另外,由于第三晶體管t3和第四晶體管t4的第一端和第三端對應于集電極端和發射極端,因此對于本領域的技術人員來說將顯而易見的是,可在第三晶體管t3和第四晶體管t4的第一端與第三端之間的接合點處產生集電極-發射極電壓。例如,可分別在第三晶體管t3和第四晶體管t4的第一端與第三端之間的接合點處產生第三集電極-發射極電壓vce3和第四集電極-發射極電壓vce4。第十九控制電壓vc19可為第三集電極-發射極電壓vce3的按比例縮放版本,并且第二十控制電壓vc20可等于第四集電極-發射極電壓vce4。
[0248]
第八放大電路1604可與電源102、第三十五電阻器r35和第十五輸出電路1606耦合。另外,第八放大電路1604可與第二ptat電路1602(即,第四晶體管t4的第三端、第三晶體管t3和第四晶體管t4的第二端,以及第三十六電阻器r36的第一端)耦合。第八放大電路1604可被配置成從電源102接收電源電壓vdd。另外,第八放大電路1604可與第二ptat電路1602(即,第三十六電阻器r36的第一端)耦合,使得第二十電流i20從第八放大電路1604流入。第八放大電路1604可被配置成從第一端第三十六電阻器r36和第四晶體管t4的第三端接收第十九控制電壓vc19和第二十控制電壓vc20。基于電源電壓vdd、第十九控制電壓vc19和第二十控制電壓vc20以及第二十電流i20,第八放大電路1604可另外被配置成輸出第二十一電流i21和第二十二電流i22。
[0249]
第八放大電路1604可被配置成將第二十一電流i21提供(即,供應)到第二ptat電路1602(即,第四晶體管t4的第三端),并且將第二十二電流i22提供到第三十五電阻器r35。第八放大電路1604可包括第十九放大器1608、第八電流鏡電路1610以及第三十七電阻器r37和第三十八電阻器r38。
[0250]
第十九放大器1608可與第八電流鏡電路1610和第二ptat電路1602(即,第三十六電阻器r36的第一端和第四晶體管t4的第三端)耦合。第十九放大器1608可包括可被配置成執行一個或多個操作的合適電路系統。例如,第十九放大器1608可被配置成從第二ptat電路1602(即,第三十六電阻器r36的第一端和第四晶體管t4的第三端)接收第十九控制電壓vc19和第二十控制電壓vc20。在實施例中,第十九放大器1608在其正輸入端和負輸入端處分別接收第十九控制電壓vc19和第二十控制電壓vc20。基于第十九控制電壓vc19和第二十控制電壓vc20,第十九放大器1608可另外被配置成產生第二十一控制電壓vc21。第二十一控制電壓vc21可大于第十九控制電壓vc19與第二十控制電壓vc20之間的差。第十九放大器1608可另外被配置成將第二十一控制電壓vc21提供到第八電流鏡電路1610。
[0251]
第八電流鏡電路1610可與電源102、第二ptat電路1602(即,第三十六電阻器r36的第一端和第四晶體管t4的第三端)和第十九放大器1608耦合。第八電流鏡電路1610可與第二ptat電路1602(即,第三十六電阻器r36的第一端)耦合,使得第二十電流i20從第八電流鏡電路1610流入。第八電流鏡電路1610可被配置成從電源102接收電源電壓vdd,并且從第十九放大器1608接收第二十一控制電壓vc21。基于電源電壓vdd、第二十一控制電壓vc21和第二十電流i20,第八電流鏡電路1610可另外被配置成輸出第二十一電流i21和第二十二電流i22。第二十一電流i21可等于第二十電流i20,并且第二十二電流i22可為第二十電流i20的按比例縮放版本。為了繼續進行論述,假設第二十二電流i22為第二十電流i20的“k5”倍,其中k5為第五縮放因子。在一個例子中,第五縮放因子“k5”小于一。第八電流鏡電路1610可另外被配置成分別將第二十一電流i21和第二十二電流i22提供(即,供應)到第四晶體管t4的第三端和第三十五電阻器r35。
[0252]
第三十七電阻器r37和第三十八電阻器r38各自具有第一端和第二端。第三十七電阻器r37和第三十八電阻器r38的第一端可分別與第四晶體管t4的第三端和第三十六電阻器r36的第一端耦合。第三十七電阻器r37和第三十八電阻器r38的第一端可被配置成分別接收第二十控制電壓vc20和第十九控制電壓vc19。第三十七電阻器r37和第三十八電阻器r38的第二端可與第四晶體管t4的第二端耦合。在實施例中,第三十七電阻器r37和第三十八電阻器r38的電阻值相等。
[0253]
第三十五電阻器r35具有第一端和第二端。第三十五電阻器r35的第一端可與第二ptat電路1602(即,第四晶體管t4的第二端)、第八放大電路1604(即,第八電流鏡電路1610)以及第三十七電阻器r37和第三十八電阻器r38的第二端耦合。第三十五電阻器r35的第一端可被配置成從第二ptat電路1602(即,第四晶體管t4的第二端)接收第四基極-發射極電壓vbe4,并且從第八放大電路1604(即,第八電流鏡電路1610)接收第二十二電流i22。第三十五電阻器r35的第二端可與接地端耦合。
[0254]
第十五輸出電路1606可與第二ptat電路1602(即,第三晶體管t3和第四晶體管t4的第二端)和功能電路106耦合。第十五輸出電路1606可被配置成從第二ptat電路1602(即,第四晶體管t4的第二端)接收第四基極-發射極電壓vbe4。基于第四基極-發射極電壓vbe4,第十五輸出電路1606可另外被配置成產生第一輸出電壓vout1。另外,第十五輸出電路1606可被配置成將第一輸出電壓vout1提供到功能電路106。在當前優選的實施例中,第十五輸出電路1606對應于第二十放大器1612。
[0255]
第二十放大器1612可與第二ptat電路1602(即,第四晶體管t4的第二端)、第三十
五電阻器r35的第一端和功能電路106耦合。第二十放大器1612可包括可被配置成執行一個或多個操作的合適電路系統。例如,第二十放大器1612可被配置成從第四晶體管t4的第二端接收第四基極-發射極電壓vbe4。另外,第二十放大器1612可被配置成接收第一輸出電壓vout1(即,從第二十放大器1612的輸出端接收)。在實施例中,第二十放大器1612分別在其正輸入端和負輸入端處接收第四基極-發射極電壓vbe4和第一輸出電壓vout1。因此,第二十放大器1612可被配置為負反饋配置。基于第四基極-發射極電壓vbe4,第二十放大器1612可另外被配置成產生第一輸出電壓vout1。另外,第二十放大器1612可被配置成將第一輸出電壓vout1提供到功能電路106。
[0256]
第一輸出電壓vout1可如以下等式(15)所示來確定:
[0257][0258]
圖17示出根據本公開的又一實施例的ldo穩壓器104的示意性電路圖。ldo穩壓器104可包括第二ptat電路1602、第八放大電路1604、第三十五電阻器r35和第十六輸出電路1702。圖17的ldo穩壓器104可被配置成產生第一輸出電壓vout1并且將所述第一輸出電壓vout1提供到功能電路106。
[0259]
第二ptat電路1602、第八放大電路1604和第三十五電阻器r35的結構和功能性與圖16所描述的保持相同。圖16的ldo穩壓器104與圖17的ldo穩壓器104之間的區別在于,圖16的ldo穩壓器104中的第十五輸出電路1606被圖17的ldo穩壓器104中的第十六輸出電路1702替換。
[0260]
第十六輸出電路1702可與第八放大電路1604(即,第八電流鏡電路1610)、第三十五電阻器r35的第一端、第二ptat電路1602(即,第四晶體管t4的第二端)以及功能電路106耦合。第十六輸出電路1702可被配置成從第二ptat電路1602(即,第四晶體管t4的第二端)接收第四基極-發射極電壓vbe4。基于第四基極-發射極電壓vbe4,第十六輸出電路1702可另外被配置成產生第一輸出電壓vout1并且將所述第一輸出電壓vout1提供到功能電路106。第十六輸出電路1702可包括第二十一放大器1704以及第三十九電阻器r39和第四十電阻器r40。
[0261]
第二十一放大器1704可與第八放大電路1604(即,第八電流鏡電路1610)和第三十五電阻器r35的第一端耦合。另外,第二十一放大器1704可與第二ptat電路1602(即,第四晶體管t4的第二端)、功能電路106以及第三十九電阻器r39和第四十電阻器r40耦合。第二十一放大器1704可包括可被配置成執行一個或多個操作的合適電路系統。例如,第二十一放大器1704可被配置為從第三十九電阻器r39接收第二十二控制電壓vc22。另外,第二十一放大器1704可被配置成從第二ptat電路1602(即,第四晶體管t4的第二端)接收第四基極-發射極電壓vbe4。在實施例中,第二十一放大器1704分別在其負輸入端和正輸入端處接收第二十二控制電壓vc22和第四基極-發射極電壓vbe4。基于第二十二控制電壓vc22和第四基極-發射極電壓vbe4,第二十一放大器1704可另外被配置成產生第一輸出電壓vout1。第一輸出電壓vout1可大于第二十二控制電壓vc22與第四基極-發射極電壓vbe4之間的差。第二十一放大器1704可另外被配置成將第一輸出電壓vout1提供到功能電路106和第三十九電阻器r39。
[0262]
第三十九電阻器r39具有可與第二十一放大器1704耦合的第一端(即,第二十一放
大器1704的輸出端)。第三十九電阻器r39的第一端可另外被配置成從第二十一放大器1704接收第一輸出電壓vout1。第三十九電阻器r39另外具有可與第四十電阻器r40和第二十一放大器1704(即,第二十一放大器1704的負輸入端)耦合的第二端。因此,第三十九電阻器r39可以負反饋配置與第二十一放大器1704耦合。第三十九電阻器r39的第二端可被配置成基于第一輸出電壓vout1輸出第二十二控制電壓vc22。另外,第四十電阻器r40具有可與第三十九電阻器r39的第二端和第二十一放大器1704(即,第二十一放大器1704的負輸入端)耦合的第一端。第四十電阻器r40具有可與接地端耦合的第二端。
[0263]
盡管圖2-17示出了用于產生一個或兩個輸出電壓的一個輸出電路,但對于本領域的技術人員來說將顯而易見的是本公開的范圍不限于此。在各種其它實施例中,在不脫離本公開的范圍的情況下,多個輸出電路可用于圖2-17的每個ldo穩壓器104。因此,通過使用相同的ptat電路,ldo穩壓器104可產生多個輸出電壓。
[0264]
因此,由本公開的ldo穩壓器104產生的輸出電壓(即,第一輸出電壓vout1)為基極-發射極電壓(例如,第二基極-發射極電壓vbe2)的按比例縮放版本與兩個基極-發射極電壓之間的差(即,δvbe)的按比例縮放版本的總和。另外,由ldo穩壓器104產生的輸出電壓(即,第一輸出電壓vout1和第二輸出電壓vout2)的最低電壓電平受到與包括在ldo穩壓器104的輸出電路的放大器中的晶體管相關聯的漏極-源極飽和電壓的限制。漏極-源極飽和電壓明顯小于晶體管的集電極-發射極電壓。結果,由ldo穩壓器104產生的輸出電壓的最低電壓電平小于由常規ldo穩壓器產生的輸出電壓的最低電壓電平,其中輸出電壓的最低電壓電平受到其中包括的晶體管的集電極-發射極電壓的限制。另外,ldo穩壓器104可包括多個輸出電路,所述多個輸出電路可使用相同的ptat電路(例如,第一ptat電路202)來產生多個輸出電壓。另外,ldo穩壓器104可產生輸出電流iout并且將所述輸出電流iout提供到功能電路106。因此,消除了在soc 100中包括電流基準電路和多個ldo穩壓器的需要。因此,包括本公開的ldo穩壓器104的soc 100的大小和制造成本顯著小于包括多個常規ldo穩壓器和電流基準電路的soc的大小和制造成本。
[0265]
雖然已經示出并描述了本公開的各種實施例,但應清楚,本公開不限于這些實施例。在不脫離權利要求書中所描述的本公開的精神和范圍的情況下,本領域技術人員將顯而易見許多修改、改變、變化、替代和等效物。另外,除非另外說明,否則例如“第一”和“第二”的術語用于任意地區分此類術語所描述的元件。因此,這些術語未必意圖指示此些元件的時間上的優先級或其它優先級。

技術特征:


1.一種低壓差(ldo)穩壓器,其特征在于,包括:與絕對溫度成比例(ptat)電路,其被配置成輸出第一電流,其中所述ptat電路包括多個晶體管;放大電路,其與所述ptat電路耦合,并且被配置成基于以下中的一個輸出第二組電流:(i)分別與所述多個晶體管中的第一晶體管和第二晶體管相關聯的第一集電極-發射極電壓和第二集電極-發射極電壓,以及(ii)所述第一電流以及所述第一集電極-發射極電壓和所述第二集電極-發射極電壓;以及輸出電路,其被配置成基于以下中的至少一個產生一組輸出電壓:所述第二組電流中的第二電流和與所述第二晶體管相關聯的基極-發射極電壓。2.根據權利要求1所述的ldo穩壓器,其特征在于,所述第一晶體管和所述第二晶體管中的每個晶體管具有第一端到第三端,并且所述第一晶體管和所述第二晶體管的所述第一端與所述放大電路耦合,其中所述第一晶體管的所述第一端被配置成輸出所述第一電流,所述第一晶體管的所述第二端與所述第二晶體管的所述第二端耦合,并且所述第二晶體管的所述第三端與接地端耦合,并且其中所述ptat電路另外包括耦合在所述第一晶體管的所述第三端與所述接地端之間的第一電阻器。3.根據權利要求2所述的ldo穩壓器,其特征在于,另外包括分壓器,所述分壓器耦合在所述第二晶體管的所述第二端與所述接地端之間,并且被配置成輸出第一控制電壓,使得所述第一控制電壓為與所述第二晶體管相關聯的所述基極-發射極電壓的按比例縮放版本。4.根據權利要求3所述的ldo穩壓器,其特征在于,所述放大電路包括:第一電流鏡電路,其與所述第一晶體管和所述第二晶體管的所述第一端以及所述輸出電路耦合,并且被配置成基于電源電壓和所述第一電流輸出所述第二組電流中的所述第二電流、第三電流和第四電流,其中所述第三電流等于所述第一電流,并且所述第一電流鏡電路另外被配置成將所述第三電流提供到所述第二晶體管的所述第一端,其中所述第二電流和所述第四電流為所述第一電流的按比例縮放版本,并且其中所述第一電流鏡電路輸出所述第二電流,使得所述第二電流從所述輸出電路流入;第一放大器,其與所述第一晶體管和所述第二晶體管的所述第一端耦合,并且被配置成分別接收所述第一集電極-發射極電壓和所述第二集電極-發射極電壓,并且產生第二控制電壓;以及第二電流鏡電路,其與所述第一放大器和所述分壓器耦合,并且被配置成基于所述電源電壓和所述第二控制電壓輸出所述第二組電流中的第五電流和第六電流,使得所述第六電流為所述第五電流的按比例縮放版本,其中所述第二電流鏡電路另外被配置成將所述第五電流提供到所述分壓器,并且其中所述分壓器基于所述第五電流輸出所述第一控制電壓。5.根據權利要求4所述的ldo穩壓器,其特征在于,另外包括電流求和電路,所述電流求和電路與所述第一電流鏡電路和所述第二電流鏡電路耦合,并且被配置成分別接收所述第四電流和所述第六電流,并且產生等于所述第四電流和所述第六電流的總和的輸出電流。6.根據權利要求3所述的ldo穩壓器,其特征在于,所述放大電路包括:第五電阻器和第六電阻器,其分別與所述第一晶體管和所述第二晶體管的所述第一端
耦合,其中所述第五電阻器和所述第六電阻器另外被配置成接收以下中的一個:(i)所述一組輸出電壓中的第一輸出電壓和(ii)第五控制電壓;以及電壓-電流轉換器,其與所述第一晶體管和所述第二晶體管的所述第一端以及所述分壓器耦合,并且被配置成接收電源電壓和所述第一集電極-發射極電壓和所述第二集電極-發射極電壓,并且輸出所述第二電流并且將所述第二電流提供到所述分壓器,其中所述分壓器基于所述第二電流輸出所述第一控制電壓。7.根據權利要求3所述的ldo穩壓器,其特征在于,所述放大電路包括:第三電流鏡電路,其與所述第一晶體管和所述第二晶體管的所述第一端耦合,并且被配置成基于電源電壓、第六控制電壓和所述第一電流輸出所述第二組電流中的第七電流和第八電流,其中所述第七電流等于所述第一電流,并且所述第三電流鏡電路另外被配置成將所述第七電流提供到所述第二晶體管的所述第一端,并且其中所述第八電流為所述第一電流的按比例縮放版本;第八放大器,其與所述第一晶體管和所述第二晶體管的所述第一端以及所述第三電流鏡電路耦合,并且被配置成接收所述第一集電極-發射極電壓和所述第二集電極-發射極電壓,并且產生所述第六控制電壓并且將所述第六控制電壓提供到所述第三電流鏡電路;以及第四電流鏡電路,其與所述第三電流鏡電路、所述第一晶體管的所述第一端、所述輸出電路和所述分壓器耦合,并且被配置成基于所述電源電壓、所述第八電流和所述第一集電極-發射極電壓輸出所述第二組電流中的所述第二電流和第九電流,其中所述第四電流鏡電路輸出所述第二電流,使得所述第二電流從所述輸出電路流入,其中所述第四電流鏡電路另外被配置成輸出所述第九電流并且將所述第九電流提供到所述分壓器,并且其中所述分壓器基于所述第九電流輸出所述第一控制電壓。8.根據權利要求2所述的ldo穩壓器,其特征在于,所述放大電路包括:第十電阻器和第十一電阻器,其分別與所述第一晶體管和所述第二晶體管的所述第一端耦合,其中所述第十電阻器和所述第十一電阻器另外與所述輸出電路耦合,并且被配置成接收所述一組輸出電壓中的第一輸出電壓;第十放大器,其與所述第一晶體管和所述第二晶體管的所述第一端耦合,并且被配置成分別接收所述第一集電極-發射極電壓和所述第二集電極-發射極電壓,并且產生第八控制電壓;以及第五電流鏡電路,其與所述第十放大器耦合,并且被配置成基于電源電壓、所述第八控制電壓和與所述第二晶體管相關聯的所述基極-發射極電壓輸出所述第二電流,其中所述第五電流鏡電路另外與所述輸出電路耦合,并且被配置成將所述第二電流提供到所述輸出電路。9.根據權利要求2所述的ldo穩壓器,其特征在于,所述放大電路包括:第六電流鏡電路,其與所述第一晶體管和所述第二晶體管的所述第一端以及所述輸出電路耦合,并且被配置成基于電源電壓和所述第一電流輸出所述第二組電流中的所述第二電流和第十電流,其中所述第十電流等于所述第一電流,并且所述第六電流鏡電路另外被配置成將所述第十電流提供到所述第二晶體管的所述第一端,其中所述第二電流為所述第一電流的按比例縮放版本,并且其中所述第六電流鏡電路輸出所述第二電流,使得所述第
二電流從所述輸出電路流入;第十三放大器,其與所述第一晶體管和所述第二晶體管的所述第一端耦合,并且被配置成分別接收所述第一集電極-發射極電壓和所述第二集電極-發射極電壓,并且產生第十一控制電壓;以及第七電流鏡電路,其與所述第十三放大器耦合,并且被配置成基于所述電源電壓、所述第十一控制電壓和與所述第二晶體管相關聯的所述基極-發射極電壓輸出所述第二組電流中的第十一電流,其中所述第七電流鏡電路另外與所述輸出電路耦合,并且被配置成將所述第十一電流提供到所述輸出電路。10.一種芯片上系統(soc),其特征在于,包括:低壓差(ldo)穩壓器,其中所述ldo穩壓器包括:與絕對溫度成比例(ptat)電路,其被配置成輸出第一電流,其中所述ptat電路包括多個晶體管;放大電路,其與所述ptat電路耦合,并且被配置成基于以下中的一個輸出第二組電流:(i)分別與所述多個晶體管中的第一晶體管和第二晶體管相關聯的第一集電極-發射極電壓和第二集電極-發射極電壓,以及(ii)所述第一電流以及所述第一集電極-發射極電壓和所述第二集電極-發射極電壓;以及輸出電路,其被配置成基于以下中的至少一個產生一組輸出電壓:所述第二組電流中的第二電流和與所述第二晶體管相關聯的基極-發射極電壓;以及功能電路,其與所述ldo穩壓器耦合,并且被配置成接收所述一組輸出電壓,并且執行與其相關聯的一個或多個功能操作。

技術總結


一種低壓差穩壓器包括與絕對溫度成比例(PTAT)電路、放大電路和輸出電路。所述PTAT電路輸出一個電流,并且所述放大電路輸出一個或多個電流。所述一個或多個電流由所述放大電路基于與所述PTAT電路的晶體管相關聯的集電極-發射極電壓輸出。可替換的是,所述一個或多個電流由所述放大電路基于由所述PTAT電路輸出的所述電流和與所述PTAT電路的所述晶體管相關聯的所述集電極-發射極電壓輸出。所述輸出電路基于以下中的至少一個產生一個或多個輸出電壓:與所述PTAT電路的晶體管相關聯的基極-發射極電壓和由所述放大電路輸出的所述一個或多個電流中的電流。個或多個電流中的電流。個或多個電流中的電流。


技術研發人員:

蘇希爾

受保護的技術使用者:

恩智浦有限公司

技術研發日:

2022.06.23

技術公布日:

2022/12/22


文章投稿或轉載聲明

本文鏈接:http://m.newhan.cn/zhuanli/patent-1-63516-0.html

來源:專利查詢檢索下載-實用文體寫作網版權所有,轉載請保留出處。本站文章發布于 2022-12-26 11:40:52

發表評論

驗證碼:
用戶名: 密碼: 匿名發表
評論列表 (有 條評論
2人圍觀
參與討論