本文作者:kaifamei

一種極性轉換裝置和無極性通訊系統的制作方法

更新時間:2025-12-27 17:06:06 0條評論

一種極性轉換裝置和無極性通訊系統的制作方法



1.本實用新型涉及通訊技術領域,具體而言,涉及一種極性轉換裝置和無極性通訊系統。


背景技術:



2.數字通訊中常使用的是帶有極性的兩線制接線方式,如rs485、can(controller area network,控制器局域網絡)總線等。但隨著數字電網智能設備以及車載信息高速發展的推進,在大量的儀器儀表、數字通訊設備使用帶極性的兩線制接入系統中,難免出現一定比例的接錯現象。基于此許多廠家設計出了無極性的芯片,比如485通訊芯片。然而無極性通訊芯片的穩定性和抗干擾卻不如有極性的強,如何既保證通信的可靠性又能實現無極性通信成為一個待解決的問題。
3.目前,實現無極性通訊主要有以下兩種措施:一種是用兩片獨立工作、獨立輸出的極性芯片來實現或者運用繼電器,該方案增加了芯片成本以及pcb(printed circuit board,印制電路板)布板面積;另外一種是使用無極性芯片,但該方案在大量設備共用一組通訊線時,芯片內部無法判斷引腳的極性。
4.針對現有技術中如何可靠且低成本地實現無極性通訊的問題,目前尚未提出有效的解決方案。


技術實現要素:



5.本實用新型實施例提供一種極性轉換裝置和無極性通訊系統,以至少解決現有技術中如何可靠且低成本地實現無極性通訊的問題。
6.為解決上述技術問題,本實用新型實施例提供了一種極性轉換裝置,包括:主控芯片和數字控制電路;所述主控芯片與極性通訊芯片通訊連接,所述主控芯片通過使能引腳連接至所述數字控制電路,所述極性通訊芯片通過所述數字控制電路連接至通訊總線;所述主控芯片用于從所述極性通訊芯片接收數據,并在根據所述數據判斷出所述極性通訊芯片的極性連接錯誤的情況下,向所述數字控制電路輸出控制信號,以通過所述數字控制電路完成極性轉換。
7.可選的,所述數字控制電路包括:四個模擬開關,每個模擬開關都包括:第一輸入/輸出端、第二輸入/輸出端和使能端;所述第一輸入/輸出端用于連接所述極性通訊芯片;所述第二輸入/輸出端用于連接所述通訊總線;所述使能端用于連接所述主控芯片;其中兩個模擬開關的使能端的電平與另外兩個模擬開關的使能端的電平相反。
8.可選的,所述數字控制電路包括:第一模擬開關、第二模擬開關、第三模擬開關和第四模擬開關;
9.所述第一模擬開關的使能端和所述第二模擬開關的使能端均直接連接至所述主控芯片的使能引腳;所述第三模擬開關的使能端和所述第四模擬開關的使能端均通過電平轉換電路連接至所述主控芯片的使能引腳;
10.所述第一模擬開關的第一輸入/輸出端和所述第三模擬開關的第一輸入/輸出端均連接至所述極性通訊芯片的第一數據傳輸引腳,所述第二模擬開關的第一輸入/輸出端和所述第四模擬開關的第一輸入/輸出端均連接至所述極性通訊芯片的第二數據傳輸引腳;
11.所述第一模擬開關的第二輸入/輸出端和所述第四模擬開關的第二輸入/輸出端均連接至所述通訊總線的接口的第一端,所述第二模擬開關的第二輸入/輸出端和所述第三模擬開關的第二輸入/輸出端均連接至所述通訊總線的接口的第二端。
12.可選的,所述電平轉換電路包括:三極管,所述三極管的基極通過第一電阻連接至所述主控芯片的使能引腳,所述三極管的集電極通過第二電阻連接至電源,所述三極管的發射極接地;所述第三模擬開關的使能端和所述第四模擬開關的使能端均連接至所述三極管的集電極。
13.可選的,每個模擬開關都包括:第一cmos管、第二cmos管、第一nmos管、第一非門和第二非門;所述第一非門的輸入端作為所述模擬開關的使能端;所述第一非門的輸出端連接至所述第一cmos管的第一控制端、所述第二cmos管的第一控制端、所述第一nmos管的柵極、以及所述第二非門的輸入端;所述第二非門的輸出端連接至所述第一cmos管的第二控制端和所述第二cmos管的第二控制端;所述第二cmos管的第一傳輸端作為所述模擬開關的第一輸入/輸出端;所述第二cmos管的第二傳輸端作為所述模擬開關的第二輸入/輸出端;所述第一nmos管的源極接地,所述第一nmos管的漏極連接至所述第一cmos管的第二傳輸端和所述第二cmos管。
14.可選的,所述第一cmos管包括:相并聯的第一pmos管和第二nmos管;所述第一pmos管的柵極作為所述第一cmos管的第一控制端;所述第二nmos管的柵極作為所述第一cmos管的第二控制端;所述第一pmos管的源極與所述第二nmos管的源極相連后作為所述第一cmos管的第一傳輸端;所述第一pmos管的漏極與所述第二nmos管的漏極相連后作為所述第一cmos管的第二傳輸端;所述第一pmos管的襯底連接至電源;所述第二nmos管的襯底與所述第二nmos管的漏極相連。
15.可選的,所述第二cmos管包括:相并聯的第二pmos管和第三nmos管;所述第二pmos管的柵極作為所述第二cmos管的第一控制端;所述第三nmos管的柵極作為所述第二cmos管的第二控制端;所述第二pmos管的源極與所述第三nmos管的源極相連后作為所述第二cmos管的第一傳輸端;所述第二pmos管的漏極與所述第三nmos管的漏極相連后作為所述第二cmos管的第二傳輸端;所述第二pmos管的襯底連接至電源;所述第三nmos管的襯底連接至所述第一nmos管的漏極。
16.可選的,所述極性通訊芯片采用兩線制的接線方式。
17.本實用新型實施例還提供了一種無極性通訊系統,包括至少一個極性通訊芯片,還包括:分別與所述至少一個極性通訊芯片一一對應的至少一個極性轉換裝置,所述極性轉換裝置為本實用新型實施例所述的極性轉換裝置。
18.應用本實用新型的技術方案,主控芯片通過使能引腳連接至數字控制電路,極性通訊芯片通過數字控制電路連接至通訊總線,若極性連接錯誤,主控芯片能夠向數字控制電路輸出控制信號,以通過數字控制電路完成極性轉換。針對有極性數字通訊進行極性轉換,在保證通訊穩定性與抗干擾性的基礎上,將極性通訊芯片無極性地連接到通訊總線,實
現了無極性通訊方式,降低了有極性通訊工程的接線錯誤率,相對于使用繼電器實現極性轉換的方式而言,使用集成的電路,能夠降低物料成本,減小硬件pcb布板面積,極大縮小通訊產品體積。
附圖說明
19.圖1是本實用新型實施例提供的極性轉換裝置的示意圖;
20.圖2是本實用新型實施例提供的數字控制電路的示意圖;
21.圖3是本實用新型實施例提供的極性轉換裝置的具體示意圖;
22.圖4是本實用新型實施例提供的模擬開關的結構示意圖;
23.圖5是本實用新型實施例提供的無極性通訊系統的示意圖;
24.圖6是本實用新型實施例提供的判定通訊極性連接正確性的流程圖。
具體實施方式
25.為了使本實用新型的目的、技術方案和優點更加清楚,下面將結合附圖對本實用新型作進一步地詳細描述,顯然,所描述的實施例僅僅是本實用新型一部分實施例,而不是全部的實施例。基于本實用新型中的實施例,本領域普通技術人員在沒有做出創造性勞動前提下所獲得的所有其它實施例,都屬于本實用新型保護的范圍。
26.需要說明的是,本實用新型的說明書和權利要求書及附圖中的術語“第一”、“第二”等是用于區別類似的對象,而不必用于描述特定的順序或先后次序。應該理解這樣使用的數據在適當情況下可以互換,以便這里描述的本實用新型的實施例能夠以除了在這里圖示或描述的那些以外的順序實施。此外,術語“包括”和“具有”以及他們的任何變形,意圖在于覆蓋不排他的包含,例如,包含了一系列步驟或單元的過程、方法、系統、產品或設備不必限于清楚地列出的那些步驟或單元,而是可包括沒有清楚地列出的或對于這些過程、方法、產品或設備固有的其它步驟或單元。
27.如圖1所示,為極性轉換裝置的結構示意圖,極性轉換裝置包括:主控芯片10和數字控制電路20。
28.主控芯片10與極性通訊芯片30通訊連接,具體的,極性通訊芯片30可以通過串口與主控芯片10通訊連接,例如普通i/o口或uart串口。主控芯片10通過使能引腳連接至數字控制電路20,即,主控芯片10直接控制數字控制電路20的使能端。極性通訊芯片30通過數字控制電路20連接至通訊總線40。
29.主控芯片10用于從極性通訊芯片30接收數據,并在根據數據判斷出極性通訊芯片30的極性連接錯誤的情況下,向數字控制電路20輸出控制信號,以通過數字控制電路20完成極性轉換。
30.本實用新型的極性轉換裝置,主控芯片10與極性通訊芯片30通訊連接,主控芯片10能夠從極性通訊芯片30接收數據,并根據接收的數據判斷極性通訊芯片30的極性連接是否錯誤。主控芯片10通過使能引腳連接至數字控制電路20,極性通訊芯片30通過數字控制電路20連接至通訊總線40,若極性連接錯誤,主控芯片10能夠向數字控制電路20輸出控制信號,以通過數字控制電路20完成極性轉換。針對有極性數字通訊進行極性轉換,在保證通訊穩定性與抗干擾性的基礎上,將極性通訊芯片30無極性地連接到通訊總線40,實現了無
極性通訊方式,降低了有極性通訊工程的接線錯誤率,相對于使用繼電器實現極性轉換的方式而言,使用集成的電路,能夠降低物料成本,減小硬件pcb布板面積,極大縮小通訊產品體積。
31.極性通訊芯片30采用兩線制的接線方式,例如,rs485通訊芯片或者can通訊芯片。即,本實用新型適用于有極性兩線制接線的通訊中,例如,rs-485中的a、b通訊線,can通訊中的can_l、can_h通訊線。
32.數字控制電路20包括:四個模擬開關。這四個模擬開關是四個獨立結構的雙向模擬開關。每個模擬開關都包括:第一輸入/輸出端、第二輸入/輸出端和使能端。第一輸入/輸出端用于連接極性通訊芯片30。第二輸入/輸出端用于連接通訊總線40。使能端用于連接主控芯片10。其中兩個模擬開關的使能端的電平與另外兩個模擬開關的使能端的電平相反。當模擬開關的使能端連接電源時(即高電平),該模擬開關處于低阻抗的雙向通道(導通狀態),當模擬開關的使能端接地時(即低電平),該模擬開關處于高阻抗通道(截止狀態)。
33.通過構建多路極性切換開關,實現有極性數字通訊的通用化處理。
34.如圖2所示,四個模擬開關分別為k0、k1、k2和k3,對應的第一輸入/輸出端分別為i0、i1、i2和i3,對應的第二輸入/輸出端分別為o0、o1、o2和o3,對應的使能端分別為e0、e1、e2和e3,例如,k0和k1的使能端為低電平,則k2和k3的使能端為高電平。
35.如圖3所示,數字控制電路20包括:第一模擬開關k0、第二模擬開關k1、第三模擬開關k2和第四模擬開關k3。
36.第一模擬開關k0的使能端e0和第二模擬開關k1的使能端e1均直接連接至主控芯片10的使能引腳en;第三模擬開關k2的使能端e2和第四模擬開關k3的使能端e3均通過電平轉換電路21連接至主控芯片10的使能引腳en。
37.第一模擬開關k0的第一輸入/輸出端i0和第三模擬開關k2的第一輸入/輸出端i2均連接至極性通訊芯片30的第一數據傳輸引腳b,第二模擬開關k1的第一輸入/輸出端i1和第四模擬開關k3的第一輸入/輸出端i3均連接至極性通訊芯片30的第二數據傳輸引腳a。例如,第一數據傳輸引腳b可以是極性通訊芯片30的串口數據接收引腳,第二數據傳輸引腳a可以是極性通訊芯片30的串口數據發送引腳。
38.第一模擬開關k0的第二輸入/輸出端o0和第四模擬開關k3的第二輸入/輸出端o3均連接至通訊總線40的接口的第一端x1,第二模擬開關k1的第二輸入/輸出端o1和第三模擬開關k2的第二輸入/輸出端o2均連接至通訊總線40的接口的第二端x2。
39.通過上述具體連接,利用四個模擬開關實現了極性通訊芯片30與通訊總線40之間的兩種連接方式,借助模擬開關的高效性、穩定性、時效性,在不影響通訊信號質量的前提下,能夠快速響應主控芯片10發出的信號,從而快速實現極性轉換。
40.參考圖3,電平轉換電路21包括:三極管q1,三極管q1的基極通過第一電阻r1連接至主控芯片10的使能引腳en,三極管q1的集電極通過第二電阻r2連接至電源vdd,三極管q1的發射極接地。第三模擬開關k2的使能端e2和第四模擬開關k3的使能端e3均連接至三極管q1的集電極。
41.通過電平轉換電路21,實現了極性通訊芯片30與通訊總線40之間的兩種連接方式中僅有一種連接方式導通。
42.當主控芯片10的使能引腳en輸出低電平時,電平轉換電路21中的三極管q1截止,
數字控制電路20中的使能端e0和e1為低電平,e2和e3為高電平,第一模擬開關k0和第二模擬開關k1處于截止狀態,第三模擬開關k2和第四模擬開關k3處于導通狀態,極性通訊芯片30的引腳a經由第四模擬開關k3導通連接到通訊總線40接口的第一端x1,極性通訊芯片30的引腳b經由第三模擬開關k2導通連接到通訊總線40接口的第二端x2。即當主控芯片10的使能引腳en輸出低電平時,極性通訊芯片30的引腳a、b分別與通訊總線40接口的x1、x2相連。
43.當主控芯片10的使能引腳en輸出高電平時,電平轉換電路21中的三極管q1導通,數字控制電路20中的使能端e0和e1為高電平,e2和e3為低電平,第一模擬開關k0和第二模擬開關k1處于導通狀態,第三模擬開關k2和第四模擬開關k3處于截止狀態,極性通訊芯片30的引腳b經由第一模擬開關k0導通連接到通訊總線40接口的第一端x1,極性通訊芯片30的引腳a經由第二模擬開關k1導通連接到通訊總線40接口的第二端x2。即當主控芯片10的使能引腳en輸出高電平時,極性通訊芯片30的引腳b、a分別與通訊總線40接口的x1、x2相連。
44.數字控制電路20中的四個模擬開關的結構相同。可以通過cmos管來實現模擬開關的導通和截止。cmos管由pmos管與nmos管并聯構成,pmos管與nmos管的電阻變化特性相反,可實現互補,等效電阻為恒定值,與輸入的模擬信號無關。若僅運用簡單的nmos管作為開關,其導通電阻是受源極的輸入電壓影響的,導通電阻隨輸入電壓的增加而增大,會增加電路中不必要的損耗。
45.如圖4所示,每個模擬開關都包括:第一cmos管c1、第二cmos管c2、第一nmos管v5、第一非門n1和第二非門n2。
46.第一非門n1的輸入端作為模擬開關的使能端e。第一非門n1的輸出端連接至第一cmos管c1的第一控制端、第二cmos管c2的第一控制端、第一nmos管v5的柵極、以及第二非門n2的輸入端。第二非門n2的輸出端連接至第一cmos管c1的第二控制端和第二cmos管c2的第二控制端。第二cmos管c2的第一傳輸端作為模擬開關的第一輸入/輸出端i。第二cmos管c2的第二傳輸端作為模擬開關的第二輸入/輸出端o。第一nmos管v5的源極接地(即連接至vss),第一nmos管v5的漏極連接至第一cmos管c1的第二傳輸端和第二cmos管c2。
47.通過上述由兩個cmos管、一個nmos管以及兩個非門構成的數字電路,能夠實現可快速響應的模擬通道開關。
48.第一cmos管c1包括:相并聯的第一pmos管v1和第二nmos管v2。第一pmos管v1的柵極作為第一cmos管c1的第一控制端。第二nmos管v2的柵極作為第一cmos管c1的第二控制端。第一pmos管v1的源極與第二nmos管v2的源極相連后作為第一cmos管c1的第一傳輸端。第一pmos管v1的漏極與第二nmos管v2的漏極相連后作為第一cmos管c1的第二傳輸端。第一pmos管v1的襯底連接至電源vdd。第二nmos管v2的襯底與第二nmos管v2的漏極相連。
49.第二cmos管c2包括:相并聯的第二pmos管v4和第三nmos管v3。第二pmos管v4的柵極作為第二cmos管c2的第一控制端。第三nmos管v3的柵極作為第二cmos管c2的第二控制端。第二pmos管v4的源極與第三nmos管v3的源極相連后作為第二cmos管c2的第一傳輸端。第二pmos管v4的漏極與第三nmos管v3的漏極相連后作為第二cmos管c2的第二傳輸端。第二pmos管v4的襯底連接至電源vdd。第三nmos管v3的襯底連接至第一nmos管v5的漏極。
50.當e為高電平時,v1、v4、v5的柵極與輸入信號保持等電位,v1、v4的柵極為低電平,v2、v3的柵極為高電平,兩個cmos管都導通,v5截止,i與o之間導通,信號可通過i和o進行傳輸。其中v1、v2組成了輔助傳輸門,v5為負載管。當e為低電平時,i與o之間截止。
51.本實用新型還提供一種無極性通訊系統,如圖5所示,無極性通訊系統包括至少一個極性通訊芯片30,作為從站設備,還包括:分別與至少一個極性通訊芯片30一一對應的至少一個極性轉換裝置,極性轉換裝置為上述實施例所述的極性轉換裝置。
52.本技術實施例中,主控芯片10根據從極性通訊芯片30接收的數據判斷極性通訊芯片30的極性連接是否錯誤,具體可以根據對數據的校驗結果來判斷極性連接是否錯誤,例如,數據校驗未通過的次數達到一定次數,則認為極性連接錯誤。可以使用現有的數據校驗方式對數據進行校驗,例如考慮校驗準確率和數據傳輸速度來選擇校驗方式。
53.下面以奇/偶校驗和字節校驗為例進行說明。如圖6所示,為判定通訊極性連接正確性的流程圖,包括以下步驟:
54.s601,開始。
55.s602,設定數據被判定為錯誤的次數i(簡稱數據錯誤次數)、數據被判定為正確的次數j(簡稱數據正確次數)以及極性轉換次數n。初始設置i=0,j=0,n=0。
56.s603,主控芯片10開始從極性通訊芯片30接收數據。
57.s604,主控芯片10對接收的數據進行奇/偶校驗,若奇/偶校驗通過,進入s605,若奇/偶校驗未通過,進入s609。
58.s605,主控芯片10對接收的數據進行字節校驗,若字節校驗通過,進入s606,若字節校驗未通過,進入s609。
59.s606,j=j+1。
60.s607,判斷是否滿足j≤b,若否,進入s608,若是,返回s603繼續接收數據。
61.s608,通訊線極性連接正確。
62.s609,i=i+1。
63.s610,判斷是否滿足i≤a,若否,進入s611,若是,返回s603繼續接收數據。
64.s611,進行極性轉換。
65.s612,n=n+1,i=0,j=0。
66.s613,判斷是否滿足n>1,若是,進入s614,若否,返回s603繼續接收數據。
67.s614,硬件錯誤報警。
68.s615,手動清除錯誤,并返回s602。
69.s616,結束。
70.主控芯片10從極性通訊芯片30接收數據,并通過奇/偶校驗以及字節校驗來判斷數據的正確性。字節校驗是指累加和校驗,例如,每傳輸三個字節就有一位字節校驗位,將傳輸的三個字節進行累加后得到一個數值,比較該數值與對應的字節校驗位,若二者相等,則字節校驗通過。具體可以選取奇校驗或偶校驗來進行初步校驗,然后再使用字節校驗進行深層次校驗;也可以先進行字節校驗,再進行奇校驗或偶校驗。為了保證檢驗速率,一般先進行奇/偶校驗。
71.當數據被判定為錯誤的次數i不超過a次,且被判定為正確的次數j達到b次時,證明通訊線極性連接正確,結束該判定流程。當數據被判定為正確的次數j不超過b次,且被判定為錯誤的次數i達到a次時,則進行極性轉換,具體的,改變主控芯片10的使能引腳輸出的高低電平,并將參數值n加1,將參數值i和j重置為0,重新接收數據進行判定。當極性轉換次數n>1(例如達到兩次)時,證明硬件系統或者外圍環境出現錯誤,需進行人工排除錯誤,之
后再重新開始通訊極性連接判定。a和b的取值可以根據實際情況進行設置。
72.整個無極性通訊系統開始運行時,主控芯片10的使能引腳默認為低電平,極性通訊芯片30的引腳a、b分別與通訊總線40接口的x1、x2相連。極性通訊芯片30由串口向主控芯片10發送數據,當主控芯片10檢測到所發數據的錯誤次數達到一定次數時,主控芯片10的使能引腳切換為高電平,自動轉換為:極性通訊芯片30的引腳b、a分別與通訊總線40接口的x1、x2相連,完成通訊的無極性轉換。
73.最后應說明的是:以上實施例僅用以說明本實用新型的技術方案,而非對其限制;盡管參照前述實施例對本實用新型進行了詳細的說明,本領域的普通技術人員應當理解:其依然可以對前述各實施例所記載的技術方案進行修改,或者對其中部分技術特征進行等同替換;而這些修改或者替換,并不使相應技術方案的本質脫離本實用新型各實施例技術方案的精神和范圍。

技術特征:


1.一種極性轉換裝置,其特征在于,包括:主控芯片和數字控制電路;所述主控芯片與極性通訊芯片通訊連接,所述主控芯片通過使能引腳連接至所述數字控制電路,所述極性通訊芯片通過所述數字控制電路連接至通訊總線;所述主控芯片用于從所述極性通訊芯片接收數據,并在根據所述數據判斷出所述極性通訊芯片的極性連接錯誤的情況下,向所述數字控制電路輸出控制信號,以通過所述數字控制電路完成極性轉換。2.根據權利要求1所述的極性轉換裝置,其特征在于,所述數字控制電路包括:四個模擬開關,每個模擬開關都包括:第一輸入/輸出端、第二輸入/輸出端和使能端;所述第一輸入/輸出端用于連接所述極性通訊芯片;所述第二輸入/輸出端用于連接所述通訊總線;所述使能端用于連接所述主控芯片;其中兩個模擬開關的使能端的電平與另外兩個模擬開關的使能端的電平相反。3.根據權利要求2所述的極性轉換裝置,其特征在于,所述數字控制電路包括:第一模擬開關、第二模擬開關、第三模擬開關和第四模擬開關;所述第一模擬開關的使能端和所述第二模擬開關的使能端均直接連接至所述主控芯片的使能引腳;所述第三模擬開關的使能端和所述第四模擬開關的使能端均通過電平轉換電路連接至所述主控芯片的使能引腳;所述第一模擬開關的第一輸入/輸出端和所述第三模擬開關的第一輸入/輸出端均連接至所述極性通訊芯片的第一數據傳輸引腳,所述第二模擬開關的第一輸入/輸出端和所述第四模擬開關的第一輸入/輸出端均連接至所述極性通訊芯片的第二數據傳輸引腳;所述第一模擬開關的第二輸入/輸出端和所述第四模擬開關的第二輸入/輸出端均連接至所述通訊總線的接口的第一端,所述第二模擬開關的第二輸入/輸出端和所述第三模擬開關的第二輸入/輸出端均連接至所述通訊總線的接口的第二端。4.根據權利要求3所述的極性轉換裝置,其特征在于,所述電平轉換電路包括:三極管,所述三極管的基極通過第一電阻連接至所述主控芯片的使能引腳,所述三極管的集電極通過第二電阻連接至電源,所述三極管的發射極接地;所述第三模擬開關的使能端和所述第四模擬開關的使能端均連接至所述三極管的集電極。5.根據權利要求2所述的極性轉換裝置,其特征在于,每個模擬開關都包括:第一cmos管、第二cmos管、第一nmos管、第一非門和第二非門;所述第一非門的輸入端作為所述模擬開關的使能端;所述第一非門的輸出端連接至所述第一cmos管的第一控制端、所述第二cmos管的第一控制端、所述第一nmos管的柵極、以及所述第二非門的輸入端;所述第二非門的輸出端連接至所述第一cmos管的第二控制端和所述第二cmos管的第二控制端;所述第二cmos管的第一傳輸端作為所述模擬開關的第一輸入/輸出端;所述第二cmos管的第二傳輸端作為所述模擬開關的第二輸入/輸出端;所述第一nmos管的源極接地,所述第一nmos管的漏極連接至所述第一cmos管的第二傳輸端和所述第二cmos管。6.根據權利要求5所述的極性轉換裝置,其特征在于,所述第一cmos管包括:相并聯的
第一pmos管和第二nmos管;所述第一pmos管的柵極作為所述第一cmos管的第一控制端;所述第二nmos管的柵極作為所述第一cmos管的第二控制端;所述第一pmos管的源極與所述第二nmos管的源極相連后作為所述第一cmos管的第一傳輸端;所述第一pmos管的漏極與所述第二nmos管的漏極相連后作為所述第一cmos管的第二傳輸端;所述第一pmos管的襯底連接至電源;所述第二nmos管的襯底與所述第二nmos管的漏極相連。7.根據權利要求5所述的極性轉換裝置,其特征在于,所述第二cmos管包括:相并聯的第二pmos管和第三nmos管;所述第二pmos管的柵極作為所述第二cmos管的第一控制端;所述第三nmos管的柵極作為所述第二cmos管的第二控制端;所述第二pmos管的源極與所述第三nmos管的源極相連后作為所述第二cmos管的第一傳輸端;所述第二pmos管的漏極與所述第三nmos管的漏極相連后作為所述第二cmos管的第二傳輸端;所述第二pmos管的襯底連接至電源;所述第三nmos管的襯底連接至所述第一nmos管的漏極。8.根據權利要求1至7中任一項所述的極性轉換裝置,其特征在于,所述極性通訊芯片采用兩線制的接線方式。9.一種無極性通訊系統,包括至少一個極性通訊芯片,其特征在于,還包括:分別與所述至少一個極性通訊芯片一一對應的至少一個極性轉換裝置,所述極性轉換裝置為權利要求1至8中任一項所述的極性轉換裝置。

技術總結


本實用新型公開一種極性轉換裝置和無極性通訊系統。其中,該極性轉換裝置包括:主控芯片和數字控制電路;主控芯片與極性通訊芯片通訊連接,主控芯片通過使能引腳連接至數字控制電路,極性通訊芯片通過數字控制電路連接至通訊總線;主控芯片用于從極性通訊芯片接收數據,并在根據數據判斷出極性通訊芯片的極性連接錯誤的情況下,向數字控制電路輸出控制信號,以通過數字控制電路完成極性轉換。本實用新型針對有極性數字通訊進行極性轉換,在保證通訊穩定性與抗干擾性的基礎上,將極性通訊芯片無極性地連接到通訊總線,實現了無極性通訊方式,降低了有極性通訊工程的接線錯誤率,降低物料成本,減小硬件PCB布板面積,極大縮小通訊產品體積。訊產品體積。訊產品體積。


技術研發人員:

申偉剛 吳沖 莫自敏 黃欽霞 魏赫軒 林燕春

受保護的技術使用者:

珠海格力電器股份有限公司

技術研發日:

2022.05.31

技術公布日:

2022/10/13


文章投稿或轉載聲明

本文鏈接:http://m.newhan.cn/zhuanli/patent-1-9730-0.html

來源:專利查詢檢索下載-實用文體寫作網版權所有,轉載請保留出處。本站文章發布于 2022-12-02 21:59:44

發表評論

驗證碼:
用戶名: 密碼: 匿名發表
評論列表 (有 條評論
2人圍觀
參與討論